[发明专利]一用于高面积效率的新资料路径架构无效
申请号: | 03143401.0 | 申请日: | 2003-09-26 |
公开(公告)号: | CN1601651A | 公开(公告)日: | 2005-03-30 |
发明(设计)人: | 夏濬;王明弘;沈俊吉 | 申请(专利权)人: | 钰创科技股份有限公司 |
主分类号: | G11C11/4063 | 分类号: | G11C11/4063;G11C7/06;G11C7/10 |
代理公司: | 上海智信专利代理有限公司 | 代理人: | 吴林松 |
地址: | 台湾省新竹市*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭露一种特别的DRAM资料路径架构。此资料路径架构以共用MDQ感测放大器的方式,简化了记忆体子阵列的电路设计。用更少的MDQ感测放大器及更少的独特的MDQ线而可缩减芯片布局面积。字元组线的列位址的高位址位元可藉由一控制开关的方法来选择一特定的主资料感测放大器。不仅新的子阵列的感测放大器可多功,且资料的输入/输出(I/O)也可多功,此方法可显著地减少所需电路的数目。 | ||
搜索关键词: | 用于 面积 效率 资料 路径 架构 | ||
【主权项】:
1.一种动态随机存取记忆体(DRAM)资料路径电路系统,包括:一记忆体单元阵列;一附加在每一该记忆体单元的位元线;一附加在每一该记忆体单元的字元组线;一连接到每一该位元线的位元线感测放大器;一位元开关,连接位元线感测放大器的输出端至一当地资料线;一当地资料线开关,连接多个当地资料线至一主资料线;一连接到该主资料线的主资料线感测放大器;及一连接到每一该主资料线感测放大器的主资料线开关。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于钰创科技股份有限公司,未经钰创科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03143401.0/,转载请声明来源钻瓜专利网。