[发明专利]动态调整微处理器模拟装置的操作时钟脉冲的相关方法有效
申请号: | 03147453.5 | 申请日: | 2003-07-10 |
公开(公告)号: | CN1567243A | 公开(公告)日: | 2005-01-19 |
发明(设计)人: | 杜立群;郭弘政;陈炳盛 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | G06F12/00 | 分类号: | G06F12/00;G06F9/455 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 黄小临;王志森 |
地址: | 台湾省*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种用来动态调整一微处理器模拟装置(Microprocessor Emulator)的操作时钟脉冲(OperatingClock)的方法。该微处理器模拟装置是电连于一微处理器系统(Microprocessor System),该微处理器系统包含一缓冲控制装置,该方法包含有(a)使用该微处理器模拟装置发送一存取地址(Access Address)至该缓冲控制装置;(b)在步骤(a)中,当该存取地址位于该缓冲控制装置中时,使用该缓冲控制装置输出该操作时钟脉冲至该微处理器模拟装置,以操作该微处理器模拟装置;以及(c)在步骤(a)中,当该存取地址不是位于该缓冲控制装置中时,使用该缓冲控制装置停止输出该操作时钟脉冲至该微处理器模拟装置,以暂停操作该微处理器模拟装置。 | ||
搜索关键词: | 动态 调整 微处理器 模拟 装置 操作 时钟 脉冲 相关 方法 | ||
【主权项】:
1.一种利用一缓冲控制装置使一微处理器存取至少一存储器的方法,该存储器存储有多笔数字数据,该方法包含有:(a)使用该缓冲控制装置输出一操作时钟脉冲至该微处理器,以操作该微处理器;(b)使用该缓冲控制装置读取存储于该存储器中的预定数目笔数字数据;(c)使用该微处理器由该缓冲控制装置中读取所需的至少一数字数据;(d)在步骤(c)中,当该微处理器所需的该数字数据位于该缓冲控制装置中时,使用该微处理器读取位于该缓冲控制装置中的该数字数据,并继续使用该缓冲控制装置输出该操作时钟脉冲至该微处理器;(e)在步骤(c)中,当该微处理器所需的该数字数据不是位于该缓冲控制装置中时,使用该缓冲控制装置停止输出该操作时钟脉冲,以暂停该微处理器的操作;以及(f)在进行步骤(e)后,将该微处理器所需的该数字数据由该存储器传送至该缓冲控制装置以及该微处理器,并使用该缓冲控制装置恢复输出该操作时钟脉冲,以使该微处理器读取该数字数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03147453.5/,转载请声明来源钻瓜专利网。
- 上一篇:体外诱导胚胎干细胞分化为心肌细胞的方法
- 下一篇:吸尘器的吸入组件