[实用新型]协调并行接口干扰适应性和数据速率的打印机控制系统无效
申请号: | 03265593.2 | 申请日: | 2003-06-13 |
公开(公告)号: | CN2727836Y | 公开(公告)日: | 2005-09-21 |
发明(设计)人: | 陈文先;徐忠良 | 申请(专利权)人: | 上海北大方正科技电脑系统有限公司 |
主分类号: | G06F3/00 | 分类号: | G06F3/00;G06F3/12 |
代理公司: | 北京君尚知识产权代理事务所 | 代理人: | 余长江 |
地址: | 102200北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种协调并行接口干扰适应性和数据速率的打印机控制系统,包括IEEE1284协议模块,打印机控制器模块,打印机并行接口的所有控制线和数据线回路中加入数字化干扰防护模块;数字化干扰防护模块将去除干扰脉冲后的信号输出给后继的IEEE1284逻辑模块。在保持较高数据传输速率前提条件下,可有效抑制控制线和数据线上出现的单脉冲干扰和序列脉冲干扰;具有自动动态调整数据速率的能力;在打印机并行口的抗干扰能力和数据速率之间确立了一种准定量的关系式和简单可行的数字化转换途径。可广泛应用于打印机控制领域。 | ||
搜索关键词: | 协调 并行 接口 干扰 适应性 数据 速率 打印机 控制系统 | ||
【主权项】:
1.一种协调并行接口干扰适应性和数据速率的打印机控制系统,包括IEEE1284协议模块,打印机控制器模块,其特征在于打印机接口的所有控制线和数据线回路中加入数字化干扰防护模块;所述控制线的数字化干扰防护模块包括参数寄存器A,输入比较器A,延迟计数器A,延迟比较器A,取样锁存器A,取样锁存器C,其中输入比较器A连接控制线和延迟计数器A,延迟比较器A连接延迟计数器A和参数寄存器A,并通过取样锁存器C连接IEEE1284协议模块,取样锁存器A与取样锁存器C通过控制线串接,并连接到IEEE1284协议模块;所述数据线的数字化干扰防护模块包括参数寄存器B,输入比较器B,延迟计数器B,延迟比较器B,取样锁存器B,取样锁存器D,其中输入比较器B连接数据线和延迟计数器B,延迟比较器B连接延迟计数器B和参数寄存器B,并通过取样锁存器D连接IEEE1284协议模块,取样锁存器B与取样锁存器D通过数据线串接,并连接到IEEE1284协议模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海北大方正科技电脑系统有限公司,未经上海北大方正科技电脑系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03265593.2/,转载请声明来源钻瓜专利网。
- 上一篇:用于油烟净化器的可调频调压的高压脉冲电源
- 下一篇:扩充卡的扩充槽连接器