[发明专利]具有降低的时钟抖动的锁相环无效

专利信息
申请号: 03803069.1 申请日: 2003-01-20
公开(公告)号: CN1625839A 公开(公告)日: 2005-06-08
发明(设计)人: B·诺塔;R·C·H·范德比克;C·S·沃彻尔 申请(专利权)人: 皇家飞利浦电子股份有限公司
主分类号: H03L7/197 分类号: H03L7/197;H03L7/095
代理公司: 中国专利代理(香港)有限公司 代理人: 邹光新;王忠忠
地址: 荷兰艾*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及锁相环(PLL)电路以及用于控制这种PLL电路的方法,其中以预定比率对输入参考信号和从输出振荡信号得到的反馈信号的频率进行分频,由此降低PLL电路的相位检测装置(1)处的频率。响应于对所述PLL电路的锁相状态的检测从而禁止所述分频步骤。因此,在达到锁相之后,从环路中去除为了降低比较频率而添加的额外参考分频器(6),由此使得能够增加环路带宽并降低环路内的分频比。
搜索关键词: 具有 降低 时钟 抖动 锁相环
【主权项】:
1.一种用于与输入参考信号同步地产生振荡信号的锁相环电路,所述锁相环电路包括:a)相位检测装置(1),用于检测从所述输入参考信号得到的第一信号和从所述振荡信号得到的第二信号之间的相位差,并且用于产生对应于所述相位差的控制信号;b)频率控制装置(4),用于根据所述控制信号来控制所述振荡信号的频率;c)分频装置(6),用于以预定比率对所述输入参考信号和从所述振荡信号得到的反馈信号进行分频,以便分别产生所述第一和第二信号;以及d)禁止装置,用于当所述锁相环电路已经达到锁相状态时,禁止所述分频装置(6)的操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皇家飞利浦电子股份有限公司,未经皇家飞利浦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03803069.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top