[发明专利]包括允许低击穿电压的电平移位电路的简单升压装置有效
申请号: | 200310101255.9 | 申请日: | 2003-10-16 |
公开(公告)号: | CN1497826A | 公开(公告)日: | 2004-05-19 |
发明(设计)人: | 野中义弘 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | H02M3/07 | 分类号: | H02M3/07 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 穆德骏;陆弋 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在一种升压装置中,第一电平移位电路(1)接收第一时钟信号(φ0),以生成两个相位相反的第二时钟信号(φ1,φ1);第二电平移位电路(2)接收第一时钟信号,以生成两个相位相反的第三时钟信号(φ2,φ2)。充电激励电路(3)使用第二时钟信号对电源电压端处的电源电压(VDD)进行升压,以生成正电压(K·VDD);并且极性翻转电路(4)使用第三时钟信号翻转正电压,以生成绝对值与正电压相同的负电压(-K·VDD)。第二时钟信号的高电平不高于该正电压,并且第二时钟信号的低电平不低于接地端处的电压。第三时钟信号的高电平不高于电源电压,并且第三时钟信号的低电平不低于该负电压。 | ||
搜索关键词: | 包括 允许 击穿 电压 电平 移位 电路 简单 升压 装置 | ||
【主权项】:
1.一种升压装置,包含:第一电平移位电路(1),用于接收第一时钟信号(φ0),以生成两个相位相反的第二时钟信号(φ1,φ1);第二电平移位电路(2),用于接收所述第一时钟信号,以生成两个相位相反的第三时钟信号(φ2,φ2);充电激励电路(3),连接至所述第一电平移位电路,用于使用所述第二时钟信号对电源电压端处的电源电压(VDD)进行升压,以生成正电压(K·VDD);和极性翻转电路(4),连接至所述充电激励电路和所述第二电平移位电路,用于使用所述第三时钟信号翻转所述正电压,以生成绝对值与所述正电压相同的负电压(-K·VDD),所述第二时钟信号的高电平不高于所述正电压,所述第二时钟信号的低电平不低于接地端处的电压,所述第三时钟信号的高电平不高于所述电源电压,所述第三时钟信号的低电平不低于所述负电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200310101255.9/,转载请声明来源钻瓜专利网。
- 上一篇:并行终端传输的电源去耦合装置及方法
- 下一篇:开关电源装置