[发明专利]抑制电源配线的磁场噪声影响的薄膜磁性体存储装置无效
申请号: | 200310102838.3 | 申请日: | 2003-10-10 |
公开(公告)号: | CN1525486A | 公开(公告)日: | 2004-09-01 |
发明(设计)人: | 日高秀人 | 申请(专利权)人: | 株式会社瑞萨科技 |
主分类号: | G11C11/15 | 分类号: | G11C11/15 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 杨凯;叶恺东 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 沿列方向设置主电源配线(PLma)及主接地配线(GLmb),以从存储区域(55a)及(55b)的一侧(第1方向)供给电源;沿列方向设置主电源配线(PLmb)及主接地配线(GLma),以从存储区域(55a)及(55b)的另一侧(与第1方向相反的第2方向)供给电源。在一侧配置的位线驱动器从一侧接受电源供给,在另一侧配置的位线驱动器从另一侧接受电源供给。从而,在选择的存储区域上的区域部分的电源供给线中不形成电流通路。 | ||
搜索关键词: | 抑制 电源 磁场 噪声 影响 薄膜 磁性 存储 装置 | ||
【主权项】:
1.一种薄膜磁性体存储装置,包括:多个存储区域,沿列方向配置、并分别具备行列状配置的多个存储单元,各上述存储区域包括:多根位线,与存储单元列分别对应设置;第1驱动器带,配置在上述多根位线的第1方向侧并接受电源供给,以便向上述多根位线中的至少1根供给数据写入电流;第2驱动器带,配置在上述多根位线的上述第1方向侧相反的第2方向侧并接受电源供给,以便向上述多根位线中的至少1根供给数据写入电流, 上述薄膜磁性体存储装置还包括:第1电源供给线,沿列方向配置、从上述第1方向侧向各上述第1驱动器带供给电源;第2电源供给线,沿列方向配置、从上述第2方向侧向各上述第2驱动器带供给电源,上述第1及第2电源供给线各包含:分别供给第1及第2电压的第1及第2电源线,数据写入时,根据来自外部的地址指示从上述多个存储区域中选择的选择存储区域所对应的第1驱动器带,根据写入数据与上述第1电源供给线中的第1及第2电源线之一连接。上述选择存储区域所对应的第2驱动器带,根据上述写入数据与上述第2电源供给线中的上述第1及第2电源线的另一根连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社瑞萨科技,未经株式会社瑞萨科技许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200310102838.3/,转载请声明来源钻瓜专利网。
- 上一篇:三维结构存储器
- 下一篇:半导体集成电路和集成电路卡