[发明专利]具有加速模式的寄存器控制的延迟锁定回路无效
申请号: | 200310104482.7 | 申请日: | 2003-10-30 |
公开(公告)号: | CN1499523A | 公开(公告)日: | 2004-05-26 |
发明(设计)人: | 郭钟太;李星勋 | 申请(专利权)人: | 海力士半导体有限公司 |
主分类号: | G11C11/34 | 分类号: | G11C11/34;G11C11/4063 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 黄小临;王志森 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种具有加速模式的寄存器控制的延迟锁定回路(DLL),以改善对应于半导体存储器器件的操作速度的增加的精确度。为了这一目的,本发明的寄存器控制的延迟锁定回路包含第一延迟线、延迟模型、延迟单元、第一和一第二位比较器、模式决定单元、移位寄存器控制器单元和移位寄存器。 | ||
搜索关键词: | 具有 加速 模式 寄存器 控制 延迟 锁定 回路 | ||
【主权项】:
1.一种用于在半导体存储器件中使用的、具有加速模式的寄存器控制的延迟锁定回路,包含:一延迟线,具有多个用于延迟无延迟输入时钟信号的延迟元件单元;一延迟模型,用于反映与通过延迟线的无延迟输入时钟信号的实际时钟信号路径有关的延迟条件;一延迟单元,用于将延迟模型的输出信号延迟预定的时间;一第一相位比较器,用于将从延迟模型提供的输出信号的相位与无延迟输入时钟信号的相位作比较;一第二相位比较器,用于将延迟单元的输出信号的相位与无延迟输入时钟信号的相位作比较;一模式决定单元,用于响应于第一和第二相位比较器的输出信号来确定加速模式的连续执行或终止;一移位寄存器控制单元,用于响应于第一相位比较器和模式决定单元的输出信号而输出左移信号、右移信号及加速移位信号;以及一移位寄存器,用于响应于移位寄存器控制器单元的输出信号而控制延迟线的延迟数值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200310104482.7/,转载请声明来源钻瓜专利网。