[发明专利]高速SATA接口数据恢复和串并转换的方法及电路模块无效
申请号: | 200310115077.5 | 申请日: | 2003-11-26 |
公开(公告)号: | CN1622067A | 公开(公告)日: | 2005-06-01 |
发明(设计)人: | 孙永明;林琦 | 申请(专利权)人: | 北京微辰信息技术有限公司 |
主分类号: | G06F13/14 | 分类号: | G06F13/14;G06F1/04;G06F1/12;G06F9/22 |
代理公司: | 北京双收知识产权代理有限公司 | 代理人: | 曾晓芒;吴忠仁 |
地址: | 100081北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明一种高速SATA接口数据恢复和串并转换的方法包括如下步骤:输入高速串行信号,获取4路降频分路信号;对4路降频分路信号分别采样;从串行线上产生一个时钟信号用作后续同步电路的时钟;在每个时钟周期输出整合的采样信号;对每个时钟周期输入的采样信号,去除其中多余比特,并将有效比特相连接,组成比特序列数据输出;将此比特序列数据与协议协定的同步字相比对,进行比特对齐,输出协议有效数据。根据本发明方法设计的电路模块,包括降频分路电路、依次相连的4个相同的采样电路、整合输出电路、时钟产生电路、去冗余比特电路和比特对齐电路,以及设定延时控制参数的微控制器,可以全数字化、低功耗地实现高速串行口数据恢复和串并转换。 | ||
搜索关键词: | 高速 sata 接口 数据 恢复 转换 方法 电路 模块 | ||
【主权项】:
1.一种高速SATA接口数据恢复与串并转换的方法,该方法通过含有信号采样电路、时钟产生电路和时钟同步电路的数据处理电路模块进行高速串行数据的恢复和串并转换,其方法包括如下步骤:1)输入:接收高速串行信号;2)降频分路:将所述高速串行信号4分频,并分别获取4路降频分路信号;3)采样:对4路降频分路信号分别采样,获取4路4比特采样数据;4)时钟:在步骤3)的同时,从降频分路信号的串行线上获取一个用于后续电路的时钟信号;5)整合:将4路采样数据锁存,获取与时钟信号同步的32比特采样数据;6)去冗余:对所述与时钟信号同步的32比特采样数据,去除其中多余的比特,并将有效的比特相连接,获取一个一定长度的有效比特序列数据及该数据的有效信号;7)对齐:将所述有效比特序列数据与数据传输协议的同步信号相比对,进行比特对齐,获取完整的协议有效数据,同时输出一个该数据的有效信号;8)输出:输出获取的所述时钟信号、协议有效数据和该数据的有效信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京微辰信息技术有限公司,未经北京微辰信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200310115077.5/,转载请声明来源钻瓜专利网。
- 上一篇:脚踏车反向蹬踏增速机构
- 下一篇:一种两线制多传感器液位变送器
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置