[发明专利]一种SOC架构下的处理器核动态变频装置和方法有效
申请号: | 200410004593.5 | 申请日: | 2004-02-24 |
公开(公告)号: | CN1661512A | 公开(公告)日: | 2005-08-31 |
发明(设计)人: | 张志敏 | 申请(专利权)人: | 中国科学院计算技术研究所 |
主分类号: | G06F1/08 | 分类号: | G06F1/08 |
代理公司: | 北京泛华伟业知识产权代理有限公司 | 代理人: | 王凤华 |
地址: | 100080北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种SOC架构下的处理器核动态变频装置和方法,该变频装置包括处理器核和为处理器核提供时钟信号的主锁相环和辅助锁相环,用于存储变频系数的变频寄存器与主锁相环连接,时钟切换电路切换主锁相环和辅助锁相环输出的时钟信号,并将主锁相环和辅助锁相环输出的时钟信号中的一个提供给处理器核。时钟切换电路包括一变频标记输入端,该输入端接收变频标记信号。采用本发明的变频装置和方法可以实现处理器核的动态变频,根据变频寄存器中不同的变频系数,该变频装置可以为处理器核提供多种频率的时钟总线,并且实现动态切换,以供系统在不同的负载下使用,达到系统合理利用功耗、节省电能的目的。 | ||
搜索关键词: | 一种 soc 架构 处理器 动态 变频 装置 方法 | ||
【主权项】:
1、一种SOC架构下的处理器核动态变频装置,包括处理器核和一个为处理器核提供时钟信号的主锁相环,其特征在于,还包括:一个辅助锁相环,用于向处理器核提供时钟信号;一个时钟切换电路,该电路切换主锁相环和辅助锁相环输出的时钟信号,并将主锁相环和辅助锁相环输出的时钟信号中的一个提供给处理器核;一个与主锁相环连接的变频寄存器,用于存储变频系数。其中,所述时钟切换电路包括一变频标记输入端,该输入端接收变频标记信号,该变频标记信号控制时钟切换电路对主锁相环和辅助锁相环输出的时钟信号进行切换。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410004593.5/,转载请声明来源钻瓜专利网。