[发明专利]消除内存访问等待的数字信号处理器内存控制方法无效
申请号: | 200410015733.9 | 申请日: | 2004-01-09 |
公开(公告)号: | CN1556471A | 公开(公告)日: | 2004-12-22 |
发明(设计)人: | 徐如淏;王兵 | 申请(专利权)人: | 上海交通大学 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 上海交达专利事务所 | 代理人: | 毛翠莹 |
地址: | 200240*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种消除内存访问等待的数字信号处理器内存控制方法,用于数字信号处理器中的内存控制单元的设计。将读写操作流水层分隔成数据地址产生、地址访问、内存读及内存写四个基本层次,并且将写内存设计在第四层以消除访存等待,在发生内存写后读冲突时,采用读操作先拥有内存总线的控制权,而将写操作内容暂时存入写回队列的方式解决,以提高数字信号处理器的性能。本发明将读写操作流水层分隔并采用硬件写回队列的方法,在硬件层次上实现了一种数据相关消除的方案,且对于数字信号处理器软件开发过程完全透明,从而使得数字信号处理器在达到高主频的同时实现高效的处理效率。 | ||
搜索关键词: | 消除 内存 访问 等待 数字信号 处理器 控制 方法 | ||
【主权项】:
1、一种消除内存访问等待的数字信号处理器内存控制方法,其特征在于包括读写操作流水层分隔和写回队列这两个步骤:1)读写操作流水层分隔:将读写操作流水层分隔成数据地址产生、地址访问、 内存读及内存写四个基本层次,并且将写内存设计在第四层,第一层产生数 据地址,为第二层的地址访问提供相应的地址,第二层根据得到的数据地址 进行地址访问,第三层读取地址所指定的内存单元的值,第四层将数据写到 地址所指定的内存单元内;2)写回队列:当发生内存写后读冲突时,读操作将先拥有内存总线的控制权, 而写操作的内容先暂时存入写回队列中,当内存总线空闲时,再将写操作的 内容送入内存总线。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410015733.9/,转载请声明来源钻瓜专利网。
- 上一篇:软件定时器的定时及控制方法
- 下一篇:一种自动防火门控制器及控制方法