[发明专利]基于嵌入式系统扩展数据总线的数据隔离切换传输方法无效

专利信息
申请号: 200410018018.0 申请日: 2004-04-29
公开(公告)号: CN1570894A 公开(公告)日: 2005-01-26
发明(设计)人: 潘理;李建华;庄启华;张昕 申请(专利权)人: 上海交通大学
主分类号: G06F13/00 分类号: G06F13/00;H04L12/56;H04L12/12
代理公司: 上海交达专利事务所 代理人: 王锡麟;王桂忠
地址: 200240*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于嵌入式系统扩展数据总线的数据隔离切换传输方法,用于网络数据交换、信息安全技术领域。两个32位嵌入式主机的扩展数据总线通过LVDS信号转换后连接隔离切换单元,隔离切换单元包括LVDS信号转换电路、隔离切换控制器和SRAM,一个主机的扩展数据总线经过LVDS信号转换后,连接到隔离切换硬件单元,再经过LVDS信号转换电路恢复成扩展数据总线信号后与隔离存储器的SRAM相连,该传输通路受隔离切换控制器控制,隔离切换控制器的CPLD通过发出中断响应信号触发嵌入式主机系统对SRAM存储器进行实时读写,任意时刻只能有一台主机系统对SRAM进行读写,且通过对SRAM存储器的组织和管理,实现在配备扩展数据总线接口的嵌入式双机系统中进行高速实时双向数据切换传输。
搜索关键词: 基于 嵌入式 系统 扩展 数据 总线 隔离 切换 传输 方法
【主权项】:
1、一种基于嵌入式系统扩展数据总线的数据隔离切换传输方法,其特征在于,两个32位嵌入式主机的扩展数据总线通过LVDS信号转换后连接隔离切换单元,由隔离切换单元实现对连接两个嵌入式主机系统的扩展数据总线进行轮流的时隙切换,隔离切换单元包括用于将LVDS信号恢复为扩展数据总线信号的LVDS信号转换电路、采用CPLD实现的隔离切换控制器和作为隔离存储器的SRAM,一个主机的扩展数据总线经过LVDS信号转换后,通过电缆连接到隔离切换硬件单元,再经过LVDS信号转换电路恢复成扩展数据总线信号后与隔离存储器的SRAM相连,该传输通路受隔离切换控制器控制,只有当隔离切换控制器开关选通某主机扩展数据总线时才能由该主机对作为隔离存储器的SRAM进行读写。隔离切换控制器的CPLD通过发出中断响应信号触发嵌入式主机系统对SRAM存储器进行实时读写,任意时刻只能有一台主机系统对SRAM进行读写,并且通过对SRAM存储器的组织和管理,实现在配备扩展数据总线接口的嵌入式双机系统中进行高速实时双向数据切换传输。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200410018018.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top