[发明专利]并行粘接位计算部件设计方法无效
申请号: | 200410023184.X | 申请日: | 2004-05-12 |
公开(公告)号: | CN1570846A | 公开(公告)日: | 2005-01-26 |
发明(设计)人: | 郝志刚;曾献君;刘鹏侠;邢座程;张民选;蒋江;李勇;邓让钰;李晋文;刘军;刘龙;胡建国;马驰远;衣晓飞;陈海燕 | 申请(专利权)人: | 中国人民解放军国防科学技术大学 |
主分类号: | G06F7/48 | 分类号: | G06F7/48;G06F7/50 |
代理公司: | 湖南兆弘专利事务所 | 代理人: | 赵洪 |
地址: | 410073湖南省长沙市砚*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种并行粘接位计算部件设计方法,要解决的技术问题是采用一种并行计算粘接位的方法设计粘接位计算部件,使两个操作数的求和与计算粘接位并发执行,减少粘接位计算的延时。技术方案是首先对两个加数的舍入位右侧的m位进行预处理,得到进位传播值T和零值Z;然后对预处理的结果T和Z进行转换,得到转换结果f,对转换的结果的求“或”即得出粘接位的值;粘接位计算部件由预处理逻辑、转换逻辑或逻辑组成,预处理逻辑由m个“异或”门和m个“或非”门组成,转换逻辑由m-1个“异或非”门组成。采用本发明的粘接位计算部件来实现粘接位计算比传统技术中的粘接位计算部件进行粘接位计算减少了log2m-2级逻辑延时。 | ||
搜索关键词: | 并行 粘接位 计算 部件 设计 方法 | ||
【主权项】:
1.一种并行粘接位计算部件设计方法,采用它设计的粘接位计算部件包括一个或逻辑,其特征在于1.1本发明的设计原理是:首先对两个加数op1和op2的舍入位右侧的m位进行预处理,得到进位传播值T和零值Z;然后对预处理的结果T和Z进行转换,得到转换结果f,对转换的结果的求“或”即得出粘接位的值;1.2本发明实现原理是:1.2.1对两个加数a和b的预处理按照公式Ti=aibi, 进行,a为op1的舍入位右侧的m位,b为op2的舍入位右侧的m位,两个加数的所有对应位相“异或”得到T,两个加数的所有对应位相“或非”得到Z,0≤i≤m-1;1.2.2对于预处理的结果按照公式 进行转换,i=0对应最高端,每一位的T值与其右侧相邻位的Z值求“异或非”得到转换结果f;1.2.3对转换结果求“或”:对f的所有位求“或”;1.3本发明具体实现方式是:粘接位计算部件由预处理逻辑、转换逻辑、或逻辑组成,a,b首先输入到预处理逻辑进行预处理,得到向量T和Z,然后将向量T和Z输入到转换逻辑进行转换得到标识向量f,最后标识向量f送到或逻辑,得到粘接位sticky的值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410023184.X/,转载请声明来源钻瓜专利网。