[发明专利]可重构密码协处理器的可重构S盒模块的设计方法无效

专利信息
申请号: 200410023542.7 申请日: 2004-01-20
公开(公告)号: CN1558587A 公开(公告)日: 2004-12-29
发明(设计)人: 丁勇;曲英杰;陈永强;刘志恒;战嘉瑾;何云鹏;缪建兵;王瑞冰;张世友 申请(专利权)人: 海信集团有限公司
主分类号: H04L9/06 分类号: H04L9/06
代理公司: 青岛联智专利商标事务所有限公司 代理人: 宫乃斌
地址: 266071*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种可重构密码协处理器的可重构S盒模块的设计方法,属于大规模集成电路技术。它能实现n位输入、m位输出。包括设计配置寄存器、设计代替变换电路、设计输入逻辑电路和设计输出逻辑电路四步骤。输入逻辑电路包括将输入变量x1,x2,…,xn先非后相与的2n个与门,但每个与门的输入的先非按x1,x2,…,xn依次减少末一位。输出逻辑电路包括依次输出fi(x1,x2,…,xn)(1≤i≤m)的m个或门,每个或门以i为序依次将AND2-i1、AND2-i2…AND2-i2n (1≤i≤m)为输入端。最常用的为8位输入、8位输出。它灵活性大、适应性强,能根据不同密码算法灵活改变自身电路的逻辑结构和功能,从而实现不同密码算法。可广泛应用于可重构密码协处理器中。
搜索关键词: 可重构 密码 处理器 模块 设计 方法
【主权项】:
1.一种可重构密码协处理器的可重构S盒模块的设计方法,它能够实现n位输入、m位输出的布尔逻辑函数,n、m均为自然数,其特征在于它包括以下步骤:①设计配置寄存器,其输入为CONT、CLK、RST、E0、E1…,输出为CR[m2n-1:0],用于保存可控节点的控制编码;②设计代替变换电路,它以CR[m2n-1:0]和D[n-1:0]为输入端,以Q[m-1:0]为输出端,包括输入逻辑电路和输出逻辑电路;③设计输入逻辑电路,对于任意的布尔函数fi(x1,x2,…,xn)(1≤i≤m),其2n个最小项亦即n项之积是固定不变的,因此该输入逻辑电路的电路结构是固定的,它以x1,x2,…,xn为n个布尔变量输入;④设计输出逻辑电路,对于任意的布尔函数fi(x1,x2,…,xn)(1≤i≤m),其表达式的2n项之和结构是不变的,其函数关系的改变完全依赖于最小项的系数 k i = ( k i 1 , k i 2 , · · · , k i 2 n ) (1≤i≤m)的改变,因此该输出逻辑电路的电路结构是固定的,它以输入逻辑电路的输出和系数 k i = ( k il , k i 2 , · · · , k i 2 n ) (1≤i≤m)相与为输入、以布尔函数fi(x1,x2,…,xn)(1≤i≤m)为输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海信集团有限公司,未经海信集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200410023542.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top