[发明专利]一种0冗余编码时钟的位平面编码器的VLSI实现方法无效
申请号: | 200410026018.5 | 申请日: | 2004-04-07 |
公开(公告)号: | CN1564200A | 公开(公告)日: | 2005-01-12 |
发明(设计)人: | 梅魁志;郑南宁;刘跃虎;王勇;姚霁 | 申请(专利权)人: | 西安交通大学 |
主分类号: | G06T9/00 | 分类号: | G06T9/00;G06T1/00 |
代理公司: | 西安通大专利代理有限责任公司 | 代理人: | 李郑建 |
地址: | 710049*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种0冗余编码时钟的位平面编码器的VLSI实现方法,在JPEG2000位平面编码器的VLSI设计中,提供3个专用电路,通过“MSB”检测电路及状态变量生成电路,在待编码的象素点从码块存储器中取出的同时,通过“MSB”检测电路生成其在上下文编码中所需的状态变量,节省了状态变量存储器,同时也节省了存取状态变量存储器耗费的大量时钟。在PASS1编码时,通过无冗余时钟的列NBC索引判断和生成电路,使得在编码时的时钟消耗仅为1个判断时钟和编码时钟;在PASS3编码时,使用RLC,ZC和SC的流水实现的控制信号生成电路及列NBC索引判断和生成电路,使得在编码时的时钟消耗仅为1个判断时钟和编码时钟,通过这两个电路可以在编码时获得最快的编码速度,无时钟浪费。 | ||
搜索关键词: | 一种 冗余 编码 时钟 平面 编码器 vlsi 实现 方法 | ||
【主权项】:
1.一种0冗余编码时钟的位平面编码器的VLSI实现方法,其特征在于,按以下步骤进行:1)通过“MSB”检测电路及状态变量生成电路通过“MSB”检测电路及状态变量生成电路,在待编码的象素点从码块存储器中取出的同时,通过“MSB”检测电路生成其在上下文编码中所需的状态变量,对于每一个象素,最高的有效位平面称为msb,假设A为16整数,如A=0X0A00,则msb(A)=12;假设当前正在编码的位平面为currentbp,从码块中输出时的待编码象素为A,则当currentbp<msb(A)时,δ(A)=1,否则δ(A)=0;2)无冗余时钟的列NBC索引判断和生成电路位平面编码在执行过程中,每次扫描一列四个数据,然而这四个点并不是都需要编码的,利用窗口处理函数,找到需要进行编码的点,将其信息输入到NBC索引电路中;该电路输出当前列需要进行编码的点的索引,跳过不需要进行编码的象素点,以节约时钟周期;当需要编码的点都被编码完成后,NBC索引电路输出换列信号请求下一列数据;3)RLC、ZC和SC的流水实现的控制信号生成电路在PASS1通道,需要进行ZC和SC编码;在PASS3通道,需要进行RLC、ZC、和SC编码;在PASS1编码时,通过无冗余时钟的列NBC索引判断和生成电路,,使得在编码时的时钟消耗仅为1个判断时钟和编码时钟;在PASS3编码时,使用RLC,ZC和SC的流水实现的控制信号生成电路及列NBC索引判断和生成电路,使得在编码时的时钟消耗仅为1个判断时钟和编码时钟,通过这两个电路可以在编码时获得最快的编码速度,无时钟浪费。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410026018.5/,转载请声明来源钻瓜专利网。