[发明专利]一种实现时钟互同步的方法无效
申请号: | 200410044884.7 | 申请日: | 2004-05-26 |
公开(公告)号: | CN1585273A | 公开(公告)日: | 2005-02-23 |
发明(设计)人: | 潘向明;胡大龙;周昶 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H04L7/00 |
代理公司: | 南京天华专利代理有限责任公司 | 代理人: | 夏平 |
地址: | 518057广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种在网状拓扑的通信网或对节点的抗毁性有特殊要求的专网中的时钟同步方法,它采用一片可编程逻辑器件FPGA和一个本地的高速工作时钟,利用高速的本地时钟通过采样计数的方法对多个输入参考时钟基准进行计数测量,并对测量结果进行加权平均运算,根据运算后的结果和本地的高速时钟恢复出一个与各输入参考时钟相关的互同步时钟基准,再将该时钟基准送给一个通常意义上的主从同步的锁相环,得到本地系统所需的各种频率时钟,从而将复杂的互同步过程转化为简单的主从同步过程。本发明提供了一种简单地产生互同步工作时钟的方法,它大大简化了传统的互同步时钟产生的复杂程度,从而易于调试、生产和维护。 | ||
搜索关键词: | 一种 实现 时钟 同步 方法 | ||
【主权项】:
1、一种实现时钟互同步的方法,其特征在于它采用一片可编程逻辑器件FPGA和一个本地的高速工作时钟,利用高速的本地时钟通过采样计数的方法对多个输入参考时钟基准进行计数测量,并对测量结果进行加权平均运算,根据运算后的结果和本地的高速时钟恢复出一个与各输入参考时钟相关的互同步时钟基准,再将该时钟基准送给一个通常意义上的主从同步的锁相环,主从同步的锁相环倍频出本地节点交换机所需的各种频率的工作时钟,从而简单实现各输入参考时钟和本地时钟的互同步过程。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410044884.7/,转载请声明来源钻瓜专利网。