[发明专利]延时器仿真模型设计装置及方法无效
申请号: | 200410052540.0 | 申请日: | 2004-11-26 |
公开(公告)号: | CN1779684A | 公开(公告)日: | 2006-05-31 |
发明(设计)人: | 江武;李云 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518109广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种延时器仿真模型设计方法,该方法包含下列步骤:定义延时设定子电路输入输出管脚;定义其内部为数字电源和数字地;选择时间模型及I/O模型的默认值;定义该延时设定子电路内为缓冲器数字器件;定义延时设定时间模型为标准逻辑门时间模型;设定信号从低电平到高电平和从高电平到低电平的延时时间;定义输出电平设定子电路输入输出管脚;定义其内部为理想放大器及设定输出电平大小;定义延时器输入输出管脚;调用延时设定子电路模型设定延时大小;调用输出电平设定子电路模型设定输出电平的大小;利用模型编辑器生成延时器模型库及外壳。利用本发明,可分别设定输入信号电平的上升和下降延时时间及根据实际电路的要求设定输出电平的大小。 | ||
搜索关键词: | 延时器 仿真 模型 设计 装置 方法 | ||
【主权项】:
1.一种延时器仿真模型设计装置,其具有对延时器输入信号延时设定功能和输出电平设定功能,其特征在于,该延时器仿真模型设计装置包括:一延时设定子电路定义模块,其定义延时器延时设定子电路的参数;一输入信号延时设定功能模块,其利用标准逻辑门建模语句的时间设定功能设置延时器输入电平的上升延时和下降延时时间;一输出电平设定子电路定义模块,其定义延时器输出电平设定子电路的参数;一输出电平设定功能模块,其利用理想放大器的放大功能设置延时器输出信号电平的大小;一调用模块,其调用上述四个功能模块,生成延时器仿真模型。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410052540.0/,转载请声明来源钻瓜专利网。