[发明专利]相位同步电路无效

专利信息
申请号: 200410054517.5 申请日: 2004-07-22
公开(公告)号: CN1578150A 公开(公告)日: 2005-02-09
发明(设计)人: A·O·阿丹 申请(专利权)人: 夏普株式会社
主分类号: H03L7/08 分类号: H03L7/08;H03L7/00
代理公司: 中国专利代理(香港)有限公司 代理人: 徐谦;王忠忠
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供一种可降低锁定状态的相位噪音的相位同步电路。相位同步电路10包含相位比较器11、电荷抽运电路12、环路滤波器13、电压控制振荡器(VCO)14、1/N分频器15。相位比较器11和电荷抽运电路12构成为在Io-Δφ特性中满足Kp2>Kp1。这里的Kp1表示|Δφ|>ΔφKp,Kp2表示|Δφ|<ΔφKp,斜率Kp由Kp=dIo/dΔφ定义,Δφ数。
搜索关键词: 相位 同步 电路
【主权项】:
1.一种相位同步电路, 包括: 相位比较器,其接收基准时钟信号REF和时钟信号CLK,并比较基 准时钟信号REF的相位与时钟信号CLK的相位,由此来输出基准时钟 信号REF与时钟信号CLK的相位差Δ对应的相位差信号; 电荷抽运电路,其产生所述相位差信号对应的输出电流Io; 环路滤波器,其把输出电流Io转换成输出电压; 电压控制振荡器,其把具有所述输出电压对应的频率fo的信号作 为时钟信号CLK′来生成; 1/N分频器,其把具有通过用N(N为任意自然数)来除时钟信号 CLK′的频率fo所得到的频率fo/N的信号作为时钟信号CLK来提供给 所述相位比较器, 其中, 所述相位比较器和所述电荷抽运电路构成为在Io-Δ特性中满足 Kp2>Kp1, 这里的Kp1表示|Δ|>Δo时的斜率Kp,Kp2表示|Δ|≤Δo时的 斜率Kp,斜率Kp由Kp=dIo/dΔ定义,Δo是表示规定的相位误差的 常数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200410054517.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top