[发明专利]具有多位预取结构的数据反相电路的集成电路及操作方法无效
申请号: | 200410055054.4 | 申请日: | 2004-04-05 |
公开(公告)号: | CN1627283A | 公开(公告)日: | 2005-06-15 |
发明(设计)人: | 朴旼相 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F13/42 | 分类号: | G06F13/42 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 邵亚丽;马莹 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 集成电路器件包括数据反相电路,所述数据反相电路被配置为计算与由数据反相电路先前产生的输出数据的有序组并行的输入数据的至少第一有序组和第二有序组。所述数据反相电路还被配置为只要在输入数据的第一有序组和输出数据的有序组之间的位差数目大于输入数据的第一有序组尺寸的一半,以及在输入数据的第二有序组和输入数据的第一有序组的形式之间的位差数目大于输入数据的第二有序组尺寸的一半,则在其输出端产生输入数据的第一和第二有序组的反相形式作为并行的数据的第一和第二有序组的形式。 | ||
搜索关键词: | 具有 多位预取 结构 数据 电路 集成电路 操作方法 | ||
【主权项】:
1、一种集成电路器件,包括:数据反相电路,被配置为通过执行在数据的第一有序组和第二有序组中的相应位之间的位与位比较,来计算在其输入端并行接收的数据的第一有序组和第二有序组之间的位差,以及还被配置为在其输出端并行地产生数据的第一有序组和第二有序组的形式,其中当数据的第一有序组和数据的第二有序组的形式之间的位差数大于数据的第二有序组内的数据位数的一半时,数据的第二有序组的形式是数据的第二有序组的反相形式,所述数据反相电路包括:配置为接收数据的第一有序组和第二有序组的异或电路;配置为响应于由所述异或电路产生的信号而产生第一内部奇偶信号的比较器;以及配置为响应于第一外部奇偶信号和所述第一内部奇偶信号而产生第二外部奇偶信号的奇偶信号发生器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410055054.4/,转载请声明来源钻瓜专利网。
- 上一篇:剥离性材料以及剥离剂
- 下一篇:柴油机微粒滤清器的再生控制
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置