[发明专利]用于中继器的干涉信号抑制回路、程序及中继器无效
申请号: | 200410070917.5 | 申请日: | 2004-07-13 |
公开(公告)号: | CN1578168A | 公开(公告)日: | 2005-02-09 |
发明(设计)人: | 前山利幸;井上隆;米泽健也 | 申请(专利权)人: | KDDI株式会社 |
主分类号: | H04B1/10 | 分类号: | H04B1/10;H04B7/14 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 王学强 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供一种干涉信号抑制回路,其中,所述干涉信号抑制回路具有:将接收信号转换为数字信号的A/D转换器,在数字信号上附加预定延迟量的延迟量附加装置,进行A/D转换器的输出信号和延迟量附加装置的输出信号间的相关演算,来检测干涉信号成分的至少一个干涉信号检测装置,各干涉信号检测装置中从检测出的干涉信号成分,生成与干涉信号相同延迟、相同振幅,但逆相位的抑制信号的至少一个抑制信号生成装置,合成抑制信号的抑制信号合成装置,将合成的抑制信号和接收信号进行合成的信号合成装置,从而提高了干涉信号的抑制量。提高发送信号环绕接收天线而产生的干涉信号的抑制量。本发明还提供一种中继器,其具有当产生新干涉信号时,分配干涉信号抑制回路的监视控制回路。 | ||
搜索关键词: | 用于 中继 干涉 信号 抑制 回路 程序 | ||
【主权项】:
1、一种干涉信号抑制回路,其特征在于,具有:将从接收天线接收的信号转换成数字信号的A/D转换器,在所述A/D转换器的输出信号上附加预定延迟量的延迟量附加装置,将所述延迟附加装置的输出信号转换成模拟信号的D/A转换器,将所述D/A转换器的输出信号作为发送信号来输出的发送装置,将上述A/D转换器的输出信号和所述延迟量附加装置的输出信号进行相关演算,来检测干涉信号的至少一个干涉信号检测装置,所述各干涉信号检测装置中,从被检测出的干涉信号成分生成与所述干涉信号具有相同振幅、相同延迟,但逆相位的抑制信号的至少一个抑制信号生成装置,多个所述抑制信号生成装置中,将生成的抑制信号进行合成的抑制信号合成装置,所述抑制合成装置中,将生成的信号和上述接收信号进行合成的信号合成装置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于KDDI株式会社,未经KDDI株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410070917.5/,转载请声明来源钻瓜专利网。
- 上一篇:用于消除移动终端中的噪声的方法
- 下一篇:切换的参数选择最优化