[发明专利]半导体存储装置中的延迟锁定回路及其时钟锁定方法有效

专利信息
申请号: 200410096684.6 申请日: 2004-12-03
公开(公告)号: CN1664956A 公开(公告)日: 2005-09-07
发明(设计)人: 金敬勋 申请(专利权)人: 海力士半导体有限公司
主分类号: G11C11/407 分类号: G11C11/407;G11C7/00;H03L7/08
代理公司: 北京集佳知识产权代理有限公司 代理人: 王学强
地址: 韩国*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种用以产生一延迟锁定的时钟信号的延迟锁定回路(DLL),其包含一比较器使能信号产生器,用于产生一比较器使能信号以响应一复位信号以及多个时钟除频信号;一半锁检测器,用于产生半锁检测信号以响应该比较器使能信号;一相位比较器,由比较器使能信号所使能,用以接收一上升沿时钟信号及一反馈时钟信号,以比较该上升沿时钟信号及反馈时钟信号的相位并输出该比较结果;以及一DLL产生器,用于产生延迟锁定的时钟信号以响应该比较结果,其中该比较器使能信号是通过将复位信号的脉冲宽度扩大一预定量所产生。
搜索关键词: 半导体 存储 装置 中的 延迟 锁定 回路 及其 时钟 方法
【主权项】:
1.一种延迟锁定回路(DLL),用以产生一延迟锁定时钟信号,其包含:一比较器使能信号产生器,用于产生一比较器使能信号以响应一复位信号及多个时钟除频信号;一半锁检测器,用于产生一半锁检测信号以响应该比较器使能信号;一相位比较器,其由比较器使能信号所使能,用以接收一上升沿时钟信号及一反馈时钟信号,以比较该上升沿时钟信号及该反馈时钟信号的相位,并输出该比较结果;及一DLL产生器,用于产生延迟锁定时钟信号以响应该比较结果;其中该比较器使能信号是通过将复位信号的脉冲宽度扩大一预定量所产生。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200410096684.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top