[实用新型]一种获得光耦浮动电源的电路模块无效

专利信息
申请号: 200420077721.4 申请日: 2004-07-07
公开(公告)号: CN2716951Y 公开(公告)日: 2005-08-10
发明(设计)人: 梁宁 申请(专利权)人: 康佳集团股份有限公司
主分类号: G09G3/28 分类号: G09G3/28;H04N5/44
代理公司: 信息产业部电子专利中心 代理人: 吴永亮
地址: 51805*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型属于等离子电视(PDP)驱动电路技术领域,尤其是在功率场效应晶体管(MOSFET)光耦栅极驱动电路中,获得光耦浮动电源的电路模块。本实用新型电路,提供了一种同时获得多组浮动电源的电路模块,具有电路简单、成本低廉、易于控制等优点,大大简化了PDP驱动电路的PCB布线难度,减少了PCB布线层数,降低了PDP驱动电路成本。对于专用栅极驱动IC(如IR2110S、IR2113S、IX6R11S3等)的浮动通道(Floating Channel)供电,本实用新型电路同样适用。
搜索关键词: 一种 获得 浮动 电源 电路 模块
【主权项】:
1.一种获得光耦浮动电源的电路模块,用于功率场效应晶体管光耦栅极驱动电路中,其特征在于:所述电路模块由逻辑波形产生电路(1)、电源E、第一电阻(2)、晶体管(3)、第二电阻(4)、P型MOS管(5)以及n组需要浮动电源的光耦及其外围元件组成;第j组光耦及其外围元件包括光耦、二极管Dj、电阻Rj、电容Cj和N型MOS管Mj,1≤j≤n;二极管Dj起隔离作用,电阻Rj是充电限流电阻,电容Cj是自举电容,Sj是控制N型MOS管Mj的逻辑信号,当Sj为高时MOS管Mj导通,反之,当Sj为低时MOS管Mj关断;二极管Dj串联电阻Rj后接光耦Vc,光耦Ve接N型MOS管Mj源极,光耦Vo接N型MOS管Mj栅极,电容Cj连接在光耦Vc与Ve之间;电源E为15V直流电源,其负极接地,正极的一个分支接P型MOS管(5)的源极,另一个分支通过第二电阻(4)接到晶体管(3)的集电极;P型MOS管(5)的漏极连接至各组光耦及其外围元件中的二极管Dj的正极,P型MOS管(5)的栅极与晶体管(3)的集电极相连;控制N型MOS管Mj的逻辑信号Sj以及控制P型MOS管(5)的导通或关断的P信号,均由逻辑波形产生电路(1)产生,P信号通过第一电阻(2)输入晶体管(3)的基极,晶体管(3)的发射极接地;P信号与逻辑信号S1~Sn构成一个n+1维逻辑向量,由逻辑波形产生电路(1)产生:当N型MOS管M1~Mn中有一个或多个源极出现负电位时,P信号为低,关断P型MOS管(5),其它情况P信号为高,接通P型MOS管(5)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于康佳集团股份有限公司,未经康佳集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200420077721.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top