[实用新型]低功耗CMOS型高压驱动电路无效
申请号: | 200420078208.7 | 申请日: | 2004-07-30 |
公开(公告)号: | CN2731838Y | 公开(公告)日: | 2005-10-05 |
发明(设计)人: | 孙伟锋;李海松;陆生礼;时龙兴;易扬波 | 申请(专利权)人: | 东南大学 |
主分类号: | H03K17/687 | 分类号: | H03K17/687;H03K19/0948 |
代理公司: | 南京经纬专利商标代理有限公司 | 代理人: | 王之梓 |
地址: | 21009*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 低功耗CMOS型高压驱动电路涉及一种作为输出驱动之用的高压驱动电路,在电平转换级的输出端和高压输出级的输入端之间设有输出缓冲级,由一个高压PMOS管和一个高压NMOS管组成,高压PMOS管的源与电源连接,其栅电极作为本级输出缓冲单元的输入端与上一级输出缓冲单元的输出端连接;高压NMOS管的源接地,其栅电极作为第3i时序信号接收端,高压PMOS管的漏与高压NMOS管的漏连接并作为本级输出缓冲单元的输出端且与下一级输出缓冲单元的输入端连接,首级输出缓冲单元的输入端作为输出缓冲级的输入端与电平转换级的输出端连接,末级输出缓冲单元的输出端作为输出缓冲级的输出端与高压输出级的另一个输入端连接。 | ||
搜索关键词: | 功耗 cmos 高压 驱动 电路 | ||
【主权项】:
1、一种作为输出驱动之用的低功耗CMOS型高压驱动电路,由电平转换级(2)和高压输出级(4)组成,电平转换级(2)的两输入端分别为第1时序信号(LV1)输入端和第2时序信号(LV2)输入端,高压输出级(4)的一个输入端为第4时序信号(LV4)输入端,其特征在于在电平转换级(2)的输出端(HV1)和高压输出级(4)的另一个输入端之间设有输出缓冲级(3),输出缓冲级(3)至少包括一个输出缓冲单元(3i),该输出缓冲单元(3i)由一个高压PMOS管(P3i)和一个高压NMOS管(N3i)组成,高压PMOS管(P3i)的源与电源(Vccp)连接,高压PMOS管(P3i)的栅电极作为本级输出缓冲单元(3i)的输入端与上一级输出缓冲单元(3i-1)的输出端(HV3i-1)连接,高压NMOS管(N3i)的源接地,高压NMOS管(N3i)的栅电极作为第3i时序信号(LV3i)接收端,高压PMOS管(P3i)的漏与高压NMOS管(N3i)的漏连接并作为本级输出缓冲单元(3i)的输出端(HVi)且与下一级输出缓冲单元(3i+1)的输入端连接,首级输出缓冲单元(31)的输入端作为输出缓冲级(3)的输入端与电平转换级(2)的输出端(HV1)连接,末级输出缓冲单元(3n)的输出端作为输出缓冲级(3)的输出端(HV3n)与高压输出级(4)的另一个输入端连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200420078208.7/,转载请声明来源钻瓜专利网。