[实用新型]一种实现从1位到3位量化的数字相关器无效
申请号: | 200420092836.0 | 申请日: | 2004-09-21 |
公开(公告)号: | CN2741059Y | 公开(公告)日: | 2005-11-16 |
发明(设计)人: | 阎敬业;吴季;姜景山 | 申请(专利权)人: | 中国科学院空间科学与应用研究中心 |
主分类号: | G01S7/03 | 分类号: | G01S7/03;G01S13/89;G01S13/90;H04B7/185 |
代理公司: | 北京泛华伟业知识产权代理有限公司 | 代理人: | 高存秀 |
地址: | 100084北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开一种实现从1位到3位量化的数字相关器,包括:高速ADC、数字相关电路、数据格式转换和外部接口电路;其中数字相关电路利用FPGA编程,通过对FPGA重新配置,可实现从1位到3位的数字相关;高速ADC接收经放大和变频处理的模拟信号,并将模拟信号转变为数字信号,转换后的数字信号进入数字相关电路;数字相关电路对数字信号按顺序进行正交解调和相关处理,将相关处理结果送入数据格式转换和外部接口电路,再对数字信号进行数据格式转换,成为能够通过接口传输的格式,按要求顺序输出数字信号的高位和低位。它根据系统结构不同,重新配置FPGA,设计不同的接口电路,实现与不同格式和速度的数据管理单元的数据传输。 | ||
搜索关键词: | 一种 实现 量化 数字 相关器 | ||
【主权项】:
1.一种实现从1位到3位量化的数字相关器,包括:高速的ADC、数字相关电路、数据格式转换和外部接口电路;其特征在于,所述的高速ADC从外部的接收机接收已经过放大和变频处理的天线单元的模拟信号,并将这些模拟信号转变为数字信号,转换后的数字信号进入数字相关电路;在数字相关电路中,对数字信号按顺序进行正交解调和相关处理,将相关处理所得到的结果送入数据格式转换和外部接口电路,在数据格式转换和外部接口电路中对数字信号进行数据格式转换,使之成为能够通过接口传输的格式,并按要求顺序输出数字信号的高位和低位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院空间科学与应用研究中心,未经中国科学院空间科学与应用研究中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200420092836.0/,转载请声明来源钻瓜专利网。