[发明专利]快速线性相位检测器无效

专利信息
申请号: 200480008364.9 申请日: 2004-03-22
公开(公告)号: CN1768469A 公开(公告)日: 2006-05-03
发明(设计)人: 米哈伊·A·T·桑杜尔伊努 申请(专利权)人: 皇家飞利浦电子股份有限公司
主分类号: H03D13/00 分类号: H03D13/00;H03L7/089
代理公司: 永新专利商标代理有限公司 代理人: 王英
地址: 荷兰艾*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要: 由于输入端和输出端之间的路径长度长以及很多操作,乘法器电路、解调器和接收机中所用的线性相位检测器具有的延时大,该线性相位检测器包括电路(1、2),用于接收参考信号(REF)以及第一和第二时钟信号(CLK-Q、CLK-I),以生成第一和第二(相位)控制信号(UP、DOWN)(认识)。通过为每个电路(1、2)提供两个平行的锁存器(10、11、20、21)和一个用于复用锁存器输出信号的复用器(12、22),可以使它们更快(基本思想)。把所述复用器产生的(频率控制)信号提供给频率检测器,第三电路(3)生成所述(相位)控制信号(UP、DOWN)中至少之一。所述第三电路(3)包括锁存器(30),用于生成所述第一(相位)控制信号(UP),所述第二电路(2)的所述锁存器之一(20)生成所述第二(相位)控制信号(DOWN)。或者,所述第三电路(3)包括逻辑电路(31-34),所述逻辑电路(31-34)包括四个EXOR门(31-34)。第五EXOR门(35)用于平衡所述第三电路(3)。
搜索关键词: 快速 线性 相位 检测器
【主权项】:
1、线性相位检测器,响应于至少一个参考信号(REF)以及至少一个第一(CLK-Q)和第二(CLK-I)时钟信号,用于生成至少一个第一(UP)和第二(DOWN)控制信号,并且包括至少一个第一电路(1)和至少一个第二电路(2),所述第一电路(1)接收所述参考信号(REF)和所述第一时钟信号(CLK-Q),所述第二电路(2),接收所述参考信号(REF)和所述第二时钟信号(CLK-I),其中,所述第一和第二电路(1、2)各包括至少两个锁存器(10、11、20、21)和至少一个用于复用锁存器输出信号的复用器(12、22),所述线性相位检测器包括第三电路(3),所述第三电路(3)用于生成所述控制信号(UP、DOWN)中至少之一。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皇家飞利浦电子股份有限公司,未经皇家飞利浦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200480008364.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top