[发明专利]相位检测器无效
申请号: | 200480024854.8 | 申请日: | 2004-08-11 |
公开(公告)号: | CN1846391A | 公开(公告)日: | 2006-10-11 |
发明(设计)人: | 米哈伊·A·T·桑杜利努;爱德华·F·斯蒂卡夫特 | 申请(专利权)人: | 皇家飞利浦电子股份有限公司 |
主分类号: | H04L7/033 | 分类号: | H04L7/033 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 王英 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种相位检测器,该相位检测器利用数据信号DATA来检测数据时钟DATA-CLK和参考时钟REF-CLK之间的相位差值。数据信号DATA的转换与数据时钟DATA-CLK的转换同步。数据时钟DATA-CLK和参考时钟REF-CLK具有相同的频率。该相位检测器包括第一信号发生器(42),用于产生第一二元信号ERRQ,该第一二元信号ERRQ的脉冲宽度等于数据信号DATA的转换和与数据信号DATA的转换相邻的第一参考时钟信号CKQ的转换之间的第一时间差值ΔT1,其中该第一信号发生器包括用于接收第一参考时钟信号CKQ的输入和用于接收数据信号DATA的输入。该相位检测器包括第二信号发生器(40),用于产生第二二元信号ERRI。该第二二元信号ERRI的脉冲宽度等于数据信号DATA的转换和与数据信号DATA的转换相邻的第二参考时钟信号CKI的转换之间的第二时间差值ΔT2,其中该第二信号发生器包括用于接收第二二元信号ERRI的输入和用于接收第二参考信号CKI的输入。该相位检测器包括输出信号发生器(40),用于产生输出信号,该输出信号代表数据时钟(DATA-CLK)和参考时钟(REF-CLK)之间的相位差值,其中该输出信号等于ERRQ-2*(ERRQ AND ERRI),并且AND代表逻辑AND运算,或者该输出等于(ERRQ XOR ERRI)-ERRI,其中XOR代表逻辑XOR运算。 | ||
搜索关键词: | 相位 检测器 | ||
【主权项】:
1、相位检测器,用于利用数据信号(DATA)来检测数据时钟(DATA-CLK)和参考时钟(REF-CLK)之间的相位差值,其中所述数据信号(DATA)的转换与所述数据时钟(DATA-CLK)的转换同步,并且所述数据时钟(DATA-CLK)与所述参考时钟(REF-CLK)具有相同的频率,所述相位检测器包括:-第一信号发生器(42),用于产生第一二元信号(ERRQ),所述第一二元信号的脉冲宽度等于所述数据信号(DATA)的转换和与所述数据信号(DATA)的转换相邻的第一参考时钟信号(CKQ)的转换之间的第一时间差值(ΔT1),其中所述第一信号发生器包括用于接收所述第一参考时钟信号(CKQ)的输入和用于接收所述数据信号(DATA)的输入,其中所述第一参考时钟(CKQ)的频率是所述参考时钟(REF-CLK)的频率的一半,且所述第一参考时钟与所述参考时钟同步,-第二信号发生器(40),用于产生第二二元信号(ERRI),所述第二二元信号的脉冲宽度等于所述数据信号(DATA)的转换和与所述数据信号(DATA)的转换相邻的第二参考时钟信号(CKI)的转换之间的第二时间差值(ΔT2),其中所述第二信号发生器(40)包括用于接收所述第二参考时钟(CKI)的输入和用于接收所述数据信号(DATA)的输入,-输出信号发生器(44),用于产生输出信号,所述输出信号代表所述数据时钟(DATA-CLK)和所述参考时钟(REF-CLK)之间的相位差值,其中所述输出信号等于ERRQ-2*(ERRQ AND ERRI),并且AND代表逻辑AND运算,或者所述输出等于(ERRQ XOR ERRI)-ERRI,其中XOR代表逻辑XOR运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皇家飞利浦电子股份有限公司,未经皇家飞利浦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200480024854.8/,转载请声明来源钻瓜专利网。