[发明专利]具有多个RAM芯片的存储装置无效

专利信息
申请号: 200480028373.4 申请日: 2004-09-17
公开(公告)号: CN1918660A 公开(公告)日: 2007-02-21
发明(设计)人: M·豪斯曼;S·卡尔姆斯;H·坎多夫;M·库茨门卡 申请(专利权)人: 英飞凌科技股份公司
主分类号: G11C7/22 分类号: G11C7/22;G11C8/12
代理公司: 中国专利代理(香港)有限公司 代理人: 卢江;魏军
地址: 德国*** 国省代码: 德国;DE
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明的主题是一种存储装置,该存储装置具有偶数k=4个物理上相间隔的RAM芯片,在每个芯片上可以经由m位数据总线同时写或读m个数据项;还具有寄存器,用于缓冲存储和在n位并行端口和数据总线之间传送作为包的n个相应的并行数据位;并且具有选择装置,该选择装置响应于选择位,以便选择为n位包的分离的m位组(d)中的每一个选择多个芯片内的相应的分离的单元组。根据本发明,k个芯片被分为q=2个分离的芯片组,每个芯片组包括在和寄存器的距离方面彼此差异尽可能小的k/q个芯片。数目m被选择成等于q*n/k,并且该选择装置被设计用于为相同n位包的每个m位组选择相同芯片组的相应的分离的芯片和这个芯片中的单元组。
搜索关键词: 具有 ram 芯片 存储 装置
【主权项】:
1.一种存储装置,包括:偶数k≥4个物理上相间隔的RAM芯片(D),每个RAM芯片都具有z个存储单元,这z个存储单元被组织为分离的包括m个相应存储单元的单元组,这m个相应存储单元分别能够通过单元组地址被同时选择,以便经由芯片上的m位数据总线(DB)分别写或读m个数据项;寄存器(DR),用于缓冲存储和在n位并行端口(DP)和数据总线(DB)之间传送作为包的n个相应的并行数据位,其中n等于m的整倍数,选择装置(SR,DS,AB,A),该选择装置响应于选择位,以便为n位包的分离的m位组(d)中的每一个选择多个芯片(D)内的相应的分离的单元组,其特征在于,k个芯片(D)被分为q>2个分离的芯片组,每个芯片组包括在和寄存器(DR)的距离方面彼此差异尽可能小的k/q个芯片,并且m=q*n/k,并且该选择装置(SR,DS,AB,A)被设计用于为相同的n位包的每个m位组选择相同芯片组的相应的分离的芯片和这个芯片中的单元组。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英飞凌科技股份公司,未经英飞凌科技股份公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200480028373.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top