[发明专利]用于主机子卡接口的后向兼容并行DDR总线有效
申请号: | 200480029321.9 | 申请日: | 2004-10-13 |
公开(公告)号: | CN1950810A | 公开(公告)日: | 2007-04-18 |
发明(设计)人: | 詹姆斯·埃弗雷特·格理施瓦;麦崎·拉玛尔·海尼格尔 | 申请(专利权)人: | 思科技术公司 |
主分类号: | G06F13/00 | 分类号: | G06F13/00 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 | 代理人: | 王怡 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种主机子卡接口与遗留接口是管脚兼容的,但是重定义管脚子集以实现高带宽双数据速率(DDR)总线。通过检查子卡上的cookie,主机平台确定子卡是支持DDR总线还是支持遗留接口,然后配置管脚子集以实现遗留接口或DDR总线。 | ||
搜索关键词: | 用于 主机 接口 兼容 并行 ddr 总线 | ||
【主权项】:
1.一种用于主机子卡接口的双数据速率(DDR)总线系统,所述主机子卡接口与用来使遗留子卡与主机接口的遗留接口是管脚兼容的,所述遗留接口包括被所述主机用来向所述子卡上的寄存器写入值的并行端口,所述并行端口利用主机子卡连接器上的管脚子集,所述总线系统包括:子卡终接逻辑块,其耦合到先前用于所述并行端口的管脚子集,并且将所述管脚子集重定义为接收管脚集合、接收控制管脚、接收时钟管脚、发送管脚集合、控制管脚和发送时钟管脚;主机终接逻辑块,其耦合到先前用于所述并行端口的管脚子集,并且将所述管脚子集重定义为接收管脚集合、接收控制管脚、接收时钟管脚、发送管脚集合、发送控制管脚和发送时钟管脚;其中所述子卡终接逻辑实现所述子卡上的存储器或寄存器和主机存储器之间的DMA传送,并且其中利用通用数据帧传送分组数据,利用控制帧断言控制,并且在所述控制管脚上断言控制信号以指示控制帧;其中所述主机终接逻辑利用读和写帧来实现所述遗留并行端口的功能以读和写数据到子卡寄存器,其中利用通用数据帧传送分组数据,利用DMA数据帧传送DMA数据,利用控制帧断言控制,并且在所述控制管脚上断言控制信号以指示控制帧。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于思科技术公司,未经思科技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200480029321.9/,转载请声明来源钻瓜专利网。
- 上一篇:黄病毒疫苗
- 下一篇:作为酪氨酸激酶抑制剂的2-氨基芳基噁唑化合物