[发明专利]为串行点到点链路通过非数据符号处理进行通道到通道的偏斜校正有效

专利信息
申请号: 200480039271.2 申请日: 2004-12-22
公开(公告)号: CN1902613A 公开(公告)日: 2007-01-24
发明(设计)人: L·雷诺;D·M·普菲尔;S·科塔姆雷迪;D·J·施密德特;S·G·米特班德 申请(专利权)人: 英特尔公司
主分类号: G06F13/38 分类号: G06F13/38;H04L12/56
代理公司: 中国专利代理(香港)有限公司 代理人: 杨凯;魏军
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 接收了使用相同的传输时钟并通过串行点到点链路以并行方式传输的多个符号序列。每个符号序列包括第一非数据符号的实例。缓冲存储了上述多个符号序列,并改变第二非数据符号的实例在这些符号序列之一的序列中出现的次数。进行第一偏斜校正过程,之后又进行第二偏斜校正过程。该第一偏斜校正过程对准上述每个缓冲存储的符号序列中的第一非数据符号的实例。而该第二偏斜校正过程则使得上述每个符号序列中的第一非数据符号实例后的第二非数据符号实例的数目相等。还说明其他一些实施例并提出了权利要求。
搜索关键词: 串行 到点 通过 数据 符号 处理 进行 通道 偏斜 校正
【主权项】:
1.一种方法,包括:a)在第一集成电路(IC)设备中并行地接收多个符号序列,所述符号序列由第二IC设备在串行点到点链路上传输,其中,各符号序列包含第一非数据符号的实例;b)缓冲存储所述多个符号序列,以补偿为所述第二IC设备的传输时钟和所述第一IC设备的接收时钟而设的容差;以及c)通过对紧临所述第一非数据符号的实例前的多个缓冲存储的符号序列中的一个而非其全部插入不同的第二非数据符号的实例,来减少多个缓冲存储的符号序列之间的偏离。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200480039271.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code