[发明专利]具有优化的存储器访问的数字信号处理器架构有效
申请号: | 200480039754.2 | 申请日: | 2004-10-18 |
公开(公告)号: | CN1902582A | 公开(公告)日: | 2007-01-24 |
发明(设计)人: | F·伯陶德 | 申请(专利权)人: | 模拟设备股份有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F9/32;G06F9/312 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 钱慰民 |
地址: | 美国马*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种方法和架构访问具有二相时钟的微处理系统中的统一存储器。该统一存储器是在第一指令周期期间访问的。当遇到程序代码不连续时,在指令周期期间以空访问来访问该统一存储器第一次。当如循环的最后一条指令的情况中那样以数据访问,或者如跳转指令的情况中那样以指令访问遇到程序代码不连续时,在指令周期期间访问该统一存储器第二次。 | ||
搜索关键词: | 具有 优化 存储器 访问 数字信号 处理器 架构 | ||
【主权项】:
1.一种用于访问具有微处理器、一级流水线和二相时钟的微处理系统中的统一存储器,使得所有指令在单个周期中执行的方法,所述方法包括:(a)从所述统一存储器中取出程序指令;(b)确定所取的程序指令在单个指令周期期间是否需要三次统一存储器访问来正确执行所取的程序指令,所取程序指令的正确执行是指微处理器在单个指令周期中执行所取程序指令所请求的操作;(c)当确定所取程序指令需要三次统一存储器访问来正确执行所取程序指令时,在与所取程序指令相关联的指令周期期间以空访问来访问所述统一存储器第一次;(d)当确定所取程序指令需要三次统一存储器访问来正确执行所取程序指令时,在与所取程序指令相关联的指令周期期间从指令寄存器中取出下一程序指令;以及(e)当确定所取程序指令需要三次统一存储器访问来正确执行所取程序指令时,在与所取程序指令相关联的指令周期期间内以数据访问来访问所述统一存储器第二次。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于模拟设备股份有限公司,未经模拟设备股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200480039754.2/,转载请声明来源钻瓜专利网。
- 上一篇:用于输送可注射制剂的装置
- 下一篇:具有改进的耐久性的成像元件