[发明专利]集成电路无效

专利信息
申请号: 200510001648.1 申请日: 2005-02-03
公开(公告)号: CN1664952A 公开(公告)日: 2005-09-07
发明(设计)人: 强艾伦佛伊;史蒂夫伊顿 申请(专利权)人: 茂德科技股份有限公司(新加坡子公司)
主分类号: G11C7/00 分类号: G11C7/00;G11C11/409
代理公司: 北京中原华和知识产权代理有限责任公司 代理人: 寿宁;张华辉
地址: 新*** 国省代码: 新加坡;SG
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是关于一个分类电路(140)在数据项根据其地址排列的至少四个线路(134)的第一组线路和数据项根据在脉冲操作中读或写的顺序排列的第二组线路(138,WD0R,WD0F,WD1R,WD1F)之间传送数据。六个信号(SORT)和它们的补码足以在读和写操作中控制分类电路,并提供DDR和DDR2功能。
搜索关键词: 集成电路
【主权项】:
1、一种集成电路,包括一个提供表2的数据序列的读和写脉冲操作的存储器,特征在于该存储器包括:多个存储单元;一电路,用于提供指定脉冲操作连续还是交替执行的第一信号和指定一脉冲长度和脉冲操作的一起始地址中至少两个最不重要地址A0、A1;至少四个复用器电路(“读复用器电路”)Mr1、Mr2、Mr3、Mr4,...,其中每一读复用器电路Mri(i=1,2,3,4...)包括一个或多个复用器,其中该读复用器电路Mri接收从一脉冲读操作的这些存储器单元读出的数据,并选择由该脉冲读操作的该存储器所串行提供的各个ith数据项,该数据项包括一个或多个数据位;至少四个复用器电路(“写复用器电路”)Mw1,Mw2、Mw3、Mw4,...,其中每一写复用器电路Mwi(i=1,2,3,4...)包括一个或多个复用器,其中该写复用器电路Mwi接收将在一脉冲写操作中写入到这些存储单元的数据,并选择写到地址A1A0=i的数据项;一电路,用于并行接收由该读复用器电路所选择的数据项,并串行提供该数据项作为一脉冲读操作的输出;以及一电路,用于并行接收由该写复用器电路所选择的数据项,并并行将该数据项并行写入到这些存储单元中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于茂德科技股份有限公司(新加坡子公司),未经茂德科技股份有限公司(新加坡子公司)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510001648.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top