[发明专利]寄存器控制的延迟锁定回路及其控制方法有效

专利信息
申请号: 200510002340.9 申请日: 2005-01-17
公开(公告)号: CN1716783A 公开(公告)日: 2006-01-04
发明(设计)人: 李铉雨;郭钟太 申请(专利权)人: 海力士半导体有限公司
主分类号: H03L7/08 分类号: H03L7/08
代理公司: 北京集佳知识产权代理有限公司 代理人: 王学强
地址: 韩国*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种寄存器控制器的延迟锁定回路(DLL),包括:一粗延迟线,用以通过延迟外部时钟信号而产生延迟的输入时钟信号;一细延迟线单元,用以接收所述延迟的输入时钟信号,以产生第一细延迟的时钟信号与第二细延迟的时钟信号;一相位检测器,用以比较外部时钟信号与反馈的时钟信号的相位,以基于比较结果产生相位检测信号;一相位混合器,用以基于一权重值混合第一细延迟的时钟信号与第二细延迟的时钟信号的相位,以产生一混合的时钟信号;及混合器控制器,用以基于相位检测信号而可产生所述权重值。
搜索关键词: 寄存器 控制 延迟 锁定 回路 及其 方法
【主权项】:
1.一种寄存器控制的延迟锁定回路(DLL),包括:一粗延迟线,用以通过延迟一外部时钟信号而产生一延迟的输入时钟信号;一细延迟线单元,用以接收该延迟的输入时钟信号,以产生第一细延迟时钟信号及第二细延迟时钟信号;一相位检测器,用以比较该外部时钟信号及一反馈时钟信号的相位,以基于该比较结果产生一相位检测信号;一相位混合器,用以通过基于一权重值混合该第一细延迟时钟信号及第二细延迟时钟信号的相位,而产生一混合时钟信号;及一混合器控制器,用于基于所述相位检测信号产生所述权重值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510002340.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top