[发明专利]用于直接数字频率合成的高阶∑△噪声整形内插器无效
申请号: | 200510003774.0 | 申请日: | 2005-01-11 |
公开(公告)号: | CN1805271A | 公开(公告)日: | 2006-07-19 |
发明(设计)人: | 倪卫宁;石寅 | 申请(专利权)人: | 中国科学院半导体研究所 |
主分类号: | H03B28/00 | 分类号: | H03B28/00;H03M3/02;H03L7/00 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 段成云 |
地址: | 100083北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种用于直接数字频率合成器的高阶∑Δ噪声整形内插器(21),包括:整形累加器(22)和延迟电路(23),相位累加器(20);外部N位频率字输入到相位累加器(20),相位累加器(20)的输出连接到整形累加器(22);整形累加器(22)的输出分为作为正弦或余弦的相位值的高p位和作为被截断的低N-p位;连接到延迟电路(23),经过延迟电路(23)进行传递函数为1-(1-Z-1)n的,延迟电路(23)运算输出又返回连接到整形累加器(22);整形的相位值输出连接到正弦或余弦查询表(30),正弦或余弦查询表(30)的输出再经过数模转换器(40)和低通滤波器(50)最终输出低噪声的正弦或余弦波。 | ||
搜索关键词: | 用于 直接 数字 频率 合成 噪声 整形 内插 | ||
【主权项】:
1、一种用于直接数字频率合成器的高阶∑Δ噪声整形内插器(21),包括:整形累加器(22)和延迟电路(23),相位累加器(20)把接收的用于产生对应合成频率的N位数字频率字(10)累加成一个N位的数字值,这N位的数字值输出连接到整形累加器(22);整形累加器(22)的输出分为作为正弦或余弦的相位值的高p位和作为被截断的低N-p位;其中低N-p位输出连接到延迟电路(23),经过延迟电路(23)进行传递函数为1-(1-Z-1)n的运算,其中n是∑Δ噪声整形内插器的阶数,延迟电路(23)运算输出又返回连接到整形累加器(22),修正作为正弦或余弦的相位值的高p位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510003774.0/,转载请声明来源钻瓜专利网。
- 上一篇:对话互动式多媒体娱乐系统
- 下一篇:一种石榴皮制备鞣花酸的方法