[发明专利]基于同余理论的互质模并联分频器无效

专利信息
申请号: 200510009981.7 申请日: 2005-05-16
公开(公告)号: CN1688108A 公开(公告)日: 2005-10-26
发明(设计)人: 付平;孟升卫;马云彤;刘旺;刘兆庆 申请(专利权)人: 哈尔滨工业大学
主分类号: H03K21/40 分类号: H03K21/40;H03K23/40;H03L7/08;H03L7/16
代理公司: 哈尔滨市松花江专利商标事务所 代理人: 王吉东
地址: 150001黑龙江*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 基于同余理论的互质模并联分频器,它涉及的是高速数字分频器技术领域。它可解决现有分频器的位数越多(模越大),失效频率越低的问题。每个同步环形计数器1中与分频数相对应的1-1的Q输出端连接在2的一个输入端上;每个1中的每个D型触发器1-1的时钟信号输入端都相互连接并为分频器输入端;每个1中的首位1-1的SET置位端、及其它所有1-1的CLR复位端都连接在2的输出端上并为分频器输出端,任意两个同步环形计数器1中的D型触发器1-1的个数都互为质数。本发明具有高频大模数分频比及可编程性,它克服了随着模数增大,其最大工作频率降低这一传统分频器存在的问题,实现输出信号与输入信号为严格的同步关系。
搜索关键词: 基于 理论 互质模 并联 分频器
【主权项】:
1、基于同余理论的互质模并联分频器,其特征在于它由多个同步环形计数器(1)、多输入与门(2)组成;每个同步环形计数器(1)中与分频数相对应的一个D型触发器(1-1)的Q输出端连接在多输入与门(2)的一个输入端上;每个同步环形计数器(1)中的每个D型触发器(1-1)的时钟信号输入端都相互连接并为分频器输入端;每个同步环形计数器(1)中的首位D型触发器(1-1)的SET置位端、及其它所有D型触发器(1-1)的CLR复位端都连接在多输入与门(2)的输出端上并为分频器输出端,任意两个同步环形计数器(1)中的D型触发器(1-1)的个数都互为质数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510009981.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top