[发明专利]基于FPGA实现4路音视频合路方法无效
申请号: | 200510016516.6 | 申请日: | 2005-01-12 |
公开(公告)号: | CN1645930A | 公开(公告)日: | 2005-07-27 |
发明(设计)人: | 王世刚;祝宇鸿 | 申请(专利权)人: | 吉林大学 |
主分类号: | H04N7/081 | 分类号: | H04N7/081 |
代理公司: | 长春吉大专利代理有限责任公司 | 代理人: | 朱世林 |
地址: | 130012吉*** | 国省代码: | 吉林;22 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及在同一信道上可同时传输多路音视频的合路方法,特别是一种基于FPGA实现4路音视频合路方法,它是将4路视频信号和4录音频信号分别通过4个PAL编解码芯片和4路PCM语音编码语音芯片输入到FPGA现场可编程门阵列芯片进行处理后实现4路音视频信号合路输出,其信号处理流程为:4路音视频信号首先通过模式设定模块设置视频输出的格式、时钟和同步的输入输出模式,之后平行处理3个分支,第一个分支用来设置视频芯片的寄存器,第二个分支用来合路4路音频,第三支用来合路4路视频。本发明方法实现了在同一信道上可同时传输多路音视频,既解决了多路音视频输入问题,又提高了传输线路的利用率和音视频编码器性能价格比。 | ||
搜索关键词: | 基于 fpga 实现 视频 方法 | ||
【主权项】:
1、一种基于FPGA实现4路音视频合路方法,其特征在于4路视频信号和4录音频信号分别通过4个PAL编解码芯片和4路PCM语音编码语音芯片输入到FPGA现场可编程门阵列芯片进行处理后实现4路音视频信号合路输出,FPGA芯片包括有SDRAM同步动态随机存储器控制模块、视频输出模块、视频同步生成模块、视频时钟模块、4路视频同步检测模块、4路视频判断存储模块、音频时钟模块、PCM编码控制模块、视频芯片控制模块、模式设定模块,其信号处理流程为:4路音视频信号采集输入后,首先通过模式设定模块设置视频输出的格式、时钟和同步的输入输出模式,之后平行处理3个分支,第一个分支用来设置视频芯片的寄存器,第二个分支用来合路4路音频,第三支用来合路4路视频;第一个分支:I2C接收、缓存模块收到数据后,启动I2C发送模块,进行SAA7114视频芯片寄存器的设置,包括芯片的工作模式、亮度、色度设置、前置滤波器的设置;第二个分支:音频时钟模块产生音频时钟,控制PCM编码器控制模块进行SPI数据的设置,接收音频数据合路为I2S数据发出,完成4路音频的合路,SPI设置的内容为音频的所占时隙、时钟速率、片内运放的增益,而后接收音频数据,进行存储,并且通过音频输出时钟的控制输出I2S数据;视频时钟信号又进入两个并行分支,一是检测4路输入视频的同步信号,对视频数据进行存储,二是产生行、场同步,有了行场同步信号,进行同步信号的输出,并且利用此同步信号控制视频合路信号的输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于吉林大学,未经吉林大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510016516.6/,转载请声明来源钻瓜专利网。
- 上一篇:用于高温气冷堆直接循环的气体动密封装置
- 下一篇:软起动用节能开关装置