[发明专利]一种提高嵌入式系统串行数据处理能力的方法无效

专利信息
申请号: 200510018875.5 申请日: 2005-06-08
公开(公告)号: CN1702638A 公开(公告)日: 2005-11-30
发明(设计)人: 胡士毅;唐运刚;吴玲琦;赵勋 申请(专利权)人: 武汉虹信通信技术有限责任公司
主分类号: G06F13/32 分类号: G06F13/32
代理公司: 武汉开元专利代理有限责任公司 代理人: 唐正玉
地址: 430074湖北*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种提高嵌入式系统串行数据处理能力的方法,该方法在串行设备驱动程序中申请串行DMA通道,分配物理设备层的DMA缓冲区,在收发成块的DMA数据时物理设备层与逻辑设备层交换数据时采用异步读写机制,对于不能产生DMA中断的残余数据,采用在定时器中断中定时检测的方法处理。本发明主要在嵌入式系统的串行设备驱动程序中,通过加入对直接存储器存取DMA传输方式的支持,提高串行数据处理能力,满足那些硬件FIFO资源不足但支持串行DMA传输的嵌入式系统进行高速串行通信的要求。
搜索关键词: 一种 提高 嵌入式 系统 串行 数据处理 能力 方法
【主权项】:
1、一种提高嵌入式系统的串行数据处理能力的方法,该方法按以下步骤进行:(1)在驱动装载模块中注册定时器中断,设置定时器时间间隔T;(2)在驱动卸载模块中注销定时器中断;(3)在打开串口模块中注册DMA中断,串口接收和发送分别采用不同的DMA通道;(4)设置DMA配置寄存器,确定DMA传输的源地址、目的地址和传输长度;对于串口DMA读操作,源地址为UART的数据寄存器,目的地址为接收缓冲区rcvbuf;对于串口DMA写操作,源地址为接收缓冲区transbuf,目的地址为UART的数据寄存器;(5)启动定时器中断和DMA中断;(6)在关闭串口模块中停止定时器和DMA中断,然后注销DMA中断;(7)加入DMA收发中断处理函数,物理设备层与逻辑设备层使用异步读写机制交换数据;(8)加入定时器中断处理函数,完成定时检测POLL方法,DMA中断计数在步骤7中更新,DMA传输计数表示当前通过DMA通道收到的字节数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉虹信通信技术有限责任公司,未经武汉虹信通信技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510018875.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top