[发明专利]一种高速并串数据转换系统有效
申请号: | 200510022175.3 | 申请日: | 2005-11-25 |
公开(公告)号: | CN1832552A | 公开(公告)日: | 2006-09-13 |
发明(设计)人: | 刘元成;周晓新;刘鲲 | 申请(专利权)人: | 深圳市力合微电子有限公司 |
主分类号: | H04N5/765 | 分类号: | H04N5/765 |
代理公司: | 深圳创友专利商标代理有限公司 | 代理人: | 江耀纯 |
地址: | 518057广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种涉及电数字数据处理的高速并串数据转换系统,包括高速锁相环,还包括比位转换器和串化器,其中,比位转换器对输入的高位数并行数据信号用倍频时钟进行处理,产生低位数的并行数据输出信号:串化器接收比位转换器所输出的并行数据信号,串化器根据高速锁相环所产生的时钟信号,产生串行输出数据信号;高速锁相环包括控制信号发生器和压控振荡器,控制信号发生器根据不同时钟输入信号,产生相位/频率差信号,得到相关的电流控制信号,压控振荡器根据电流控制信号产生N个同频率不同相位的时钟,其中相邻两个时钟的相位差为360/N°,第N个时钟与第一个时钟的相位差也为360/N°,本发明成本低、可实施性能强。 | ||
搜索关键词: | 一种 高速 数据 转换 系统 | ||
【主权项】:
1、一种高速并串数据转换系统,包括高速锁相环,其特征在于:还包括比位转换器和串化器,其中,所述的比位转换器对输入的高位数并行数据信号用倍频时钟进行处理,产生低位数的并行数据输出信号:串化器接收比位转换器所输出的并行数据信号,串化器根据高速锁相环所产生的时钟信号,产生串行输出数据信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市力合微电子有限公司,未经深圳市力合微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510022175.3/,转载请声明来源钻瓜专利网。
- 上一篇:供纸装置以及图像形成装置
- 下一篇:光学微机电结构
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置