[发明专利]用于数据处理装置的附加指令缓存电路无效
申请号: | 200510028961.4 | 申请日: | 2005-08-19 |
公开(公告)号: | CN1916840A | 公开(公告)日: | 2007-02-21 |
发明(设计)人: | 陈新;顾萌 | 申请(专利权)人: | 上海采微电子科技有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F12/08 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 201100上海市闵*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种用于数据处理装置(包括微处理器、微控制器和数字信号处理器)的新型附加指令缓存电路(以下简称附加缓存)。该附加缓存在微处理器系统中位于微处理器内核与指令存储器之间。该附加缓存通过发现并暂存程序中的小循环体,继而在微处理器持续执行该小循环体期间,改由附加缓存提供所需指令,避免微处理器进行指令存储器的访问操作,从而降低微处理器的功耗。附加缓存的控制电路可以在微处理器访问指令存储器之前精确地知道是否将由其来提供下一条指令,无需进行任何预测,从而不会导致微处理器性能的损失。本发明实现了用较小的成本代价大幅度降低微处理器系统功耗的目的,并且对微处理器性能没有任何不利影响。 | ||
搜索关键词: | 用于 数据处理 装置 附加 指令 缓存 电路 | ||
【主权项】:
1、一种用于数据处理装置(包括微处理器、微控制器和数字信号处理器)的附加指令缓存电路(以下简称附加缓存)。该附加缓存位于嵌入式微处理器内核与指令存储器之间。包含一个用于控制整个附加缓存工作的控制器;以及一个可以存放2w(w为整数)条指令的指令阵列。该附加缓存通过检测并在指令阵列中暂存正在执行的小循环体,继而在微处理器持续执行该小循环体期间,改由附加缓存提供所需指令,从而避免微处理器进行指令存储器的访问操作直至循环结束。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海采微电子科技有限公司,未经上海采微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510028961.4/,转载请声明来源钻瓜专利网。