[发明专利]一种现场可编程门阵列的加载方法有效

专利信息
申请号: 200510032968.3 申请日: 2005-01-21
公开(公告)号: CN1808374A 公开(公告)日: 2006-07-26
发明(设计)人: 祝文刚 申请(专利权)人: 华为技术有限公司
主分类号: G06F9/44 分类号: G06F9/44;G06F12/00
代理公司: 深圳市顺天达专利商标代理有限公司 代理人: 郭伟刚;蔡晓红
地址: 518129广东省深*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种现场可编程门阵列的加载方法,包括以下步骤:首先在CPU和FPGA之间设置EPLD;然后执行S5-1:启动加载;S5-2:检测加载是否结束,即判断FPGA的DONE信号为结束时,停止加载,判断所述DONE信号为未结束时,执行下面的步骤;S5-3、S5-4:所述CPU一次性将一个字节的需加载数据写入到所述EPLD加载数据寄存器中;S5-5:由所述EPLD的内部逻辑完成将所述数据按位加载到所述FPGA中;S5-6:延迟一定时间;重复步骤S5-2至S5-6直至加载结束。从而减少对EPLD的操作次数,降低加载时间,提高加载速度,大大减少了系统启动时间,降低了系统的故障恢复时间,提高了产品性能和指标。
搜索关键词: 一种 现场 可编程 门阵列 加载 方法
【主权项】:
1、一种现场可编程门阵列的加载方法,其特征在于,包括以下步骤:S1:在CPU和现场可编程阵列FPGA之间设置可擦除可编程逻辑器件EPLD;S2:启动加载;S3:检测加载是否结束,即判断FPGA的DONE信号为结束时,停止加载,判断所述DONE信号为未结束时,执行下面的步骤;S4:所述CPU一次性的将一个字节的需加载数据写入到所述EPLD加载数据寄存器中;S5:由所述EPLD的内部逻辑完成将所述数据一次性的加载到所述FPGA中;S6:延迟一定时间;重复上述步骤S3至S6直至加载结束。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510032968.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top