[发明专利]一种维特比译码器及用于维特比译码器的加比选单元电路无效

专利信息
申请号: 200510036377.3 申请日: 2005-08-08
公开(公告)号: CN1731686A 公开(公告)日: 2006-02-08
发明(设计)人: 王一;王新安;张国新;肖高发;洪波;赵腾飞 申请(专利权)人: 北京大学深圳研究生院;华为技术有限公司
主分类号: H03M13/41 分类号: H03M13/41
代理公司: 深圳市金阳行专利商标事务所 代理人: 金辉
地址: 518055广东省深*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种维特比译码器以及其中的加比选单元电路的改进,本发明在确定加比选单元的位宽的基础上提出一种改进的ACS电路,从而减小维特比译码器硬件实现面积以及加比选单元关键路径的延迟时间;可以有效地解决PM值溢出问题,并且能普遍适用于Viterbi的并行/串行/混合型结构。本发明公开的维特比译码器,包括顺序处理接收到的数据的分支度量单元BMU、加比选单元ACS、幸存路径存储器和回溯单元TBU,以及将所述ACS选出的PM值在后继的步骤中再送回ACS单元的路径度量存储单元,在所述加比选单元ACS后端设置最高位积累单元。加比选单元电路,包括顺序处理输入数据的两个加法器A、B、比较器CMP、和多路选择器MUX,各个加法器的最高位单独处理的进位处理逻辑电路A和B、以及简单逻辑电路。
搜索关键词: 一种 译码器 用于 选单 电路
【主权项】:
1.一种维特比译码器,包括顺序处理接收到的数据的分支度量单元BMU(21)、加比选单元ACS(22)、幸存路径存储器(24)、和回溯单元TBU(23),以及将所述ACS(22)选出的路径度量(PM)值在后继的步骤中再送回ACS(22)单元的路径度量存储单元(25),其特征在于,在所述加比选单元ACS(22)后端设置用来进行网格图中每一列的所有2m-1个节点PM值的最高位与操作、将上一列的所有2m-1个状态的最高位都搜集全之后将本列的溢出控制位over_bit位输出的最高位积累单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院;华为技术有限公司,未经北京大学深圳研究生院;华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510036377.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top