[发明专利]基2单路深度延时反馈的流水线构成FFT处理器的实现方法无效

专利信息
申请号: 200510042828.4 申请日: 2005-06-16
公开(公告)号: CN1700203A 公开(公告)日: 2005-11-23
发明(设计)人: 杨靓;黄士坦;黄巾;刘红侠 申请(专利权)人: 中国航天时代电子公司第七七一研究所
主分类号: G06F17/14 分类号: G06F17/14
代理公司: 西安通大专利代理有限责任公司 代理人: 李郑建
地址: 710054*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基2单路深度延时反馈的流水线构成FFT处理器的实现方法,流水线的结构由四个复数加法器和一个复数乘法器以及两个蝶形处理单元组成,运算数据顺序流入,运算结果顺序流出;蝶形处理单元是模式可编程的,根据需要选择基4、基2或直通模式,因此长度为16的R2SD2F流水线能够分别用于计算基16、基8、基4和基2蝶形运算。本发明的方法通过更加合理地调度计算资源和减少重复运算,可以进一步提高运算单元的使用效率,减少资源需求。
搜索关键词: 深度 延时 反馈 流水线 构成 fft 处理器 实现 方法
【主权项】:
1.基2单路深度延时反馈的流水线构成FFT处理器的实现方法,其特征在于,流水线的结构由四个复数加法器和一个复数乘法器以及两个蝶形处理单元组成,运算数据顺序流入,运算结果顺序流出;上述蝶形处理单元是模式可编程的,根据需要选择基4、基2或直通模式,使长度为16的R2SD2F流水线能够分别用于计算基16、基8、基4和基2蝶形运算;在流水线的每一级,均有三组延时寄存器,对于第p级来说,三组延时分别为:一组N/(2×4p-1)拍延时(Delay A,另外两组为N/4p拍延时Delay B&C,在这里N等于16;即第一蝶形处理单元的输出分别经过8、4、和4拍的延时反馈输入到其输入端,而第二蝶形处理单元的输出端分别经过8、4、和4拍的延时反馈输入到同一蝶形处理单元的输入端;第一蝶形处理单元的输出经过乘法器与旋转因子相乘后进入第二蝶形处理单元的一个输入端口,将两个蝶形处理单元联系起来构成一完整的流水线,待处理数据从第一蝶形处理单元的一个端口流入,最终结果从第二蝶形处理单元输出端口流出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天时代电子公司第七七一研究所,未经中国航天时代电子公司第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510042828.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top