[发明专利]用在半导体存储器件中的工作周期校正设备及方法无效
申请号: | 200510058926.7 | 申请日: | 2005-03-25 |
公开(公告)号: | CN1691203A | 公开(公告)日: | 2005-11-02 |
发明(设计)人: | 金敬勋 | 申请(专利权)人: | 海力士半导体有限公司 |
主分类号: | G11C11/4063 | 分类号: | G11C11/4063;G11C11/413;H03L7/06 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 王学强 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是有关于一种工作周期校正设备,其能以小尺寸来实施以及能更快速地执行相位锁定并减少电流消耗量,及其方法。基于此,依据本发明的用于半导体存储器件中的该工作周期校正器件包括延迟线单元,用以延迟第一时钟信号,以产生第一延迟时钟信号;输出分接头单元,用以在由第二时钟信号所导出的丢弃控制信号(toss control signal)的控制下将该第一延迟时钟信号延迟该第一时钟信号的第一逻辑状态的脉冲宽度;以及相位混合器,用以混合来自该输出分接头单元的时钟信号与该第一及第二时钟信号中之一。 | ||
搜索关键词: | 半导体 存储 器件 中的 工作 周期 校正 设备 方法 | ||
【主权项】:
1.一种工作周期校正设备,用于半导体存储器件中,包括:延迟线单元,用以延迟第一时钟信号,以产生第一延迟时钟信号;输出分接头单元,用以在由第二时钟信号所导出的丢弃控制信号的控制下将该第一延迟时钟信号延迟该第一时钟信号的第一逻辑状态的脉冲宽度;以及相位混合器,用以将来自该输出分接头单元的时钟信号与该第一及第二时钟信号中之一混合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510058926.7/,转载请声明来源钻瓜专利网。
- 上一篇:提供集成通讯ID的系统和方法
- 下一篇:电子零件及其表面处理方法