[发明专利]滤波装置无效
申请号: | 200510059176.5 | 申请日: | 2005-03-24 |
公开(公告)号: | CN1753306A | 公开(公告)日: | 2006-03-29 |
发明(设计)人: | 伊波康;秋山隆明 | 申请(专利权)人: | 冲电气工业株式会社 |
主分类号: | H03H17/02 | 分类号: | H03H17/02;H04N5/14 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 曲瑞 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种以简单的电路构成在抑制芯片面积增大的同时,确切地抑制过冲和下冲的滤波装置。输入信号(Y)通过低通用的FIR滤波器(30)内的各级(FF31-0~31-4)锁存后逐位延迟。从各级(FF31-0~31-4)输出的锁存数据(w0~w4)通过各乘法电路(32-0~32-4)分别乘以滤波系数A(0)~A(4)。这些乘法运算结果由加法电路(33-1~33-4)顺次相加并输出除去高频成分后的输出信号(Limit_in)。由最大值·最小值检测电路(40)从数据(w1~w4)检测出最大值(Max)和最小值(Min)。限制电路(50)利用检测出的最大值(Max)和最小值(Min),限制滤波器输出信号(Limit_in)的最大值和最小值。 | ||
搜索关键词: | 滤波 装置 | ||
【主权项】:
1.一种滤波装置,其特征在于具备:数字滤波器、最大值·最小值检测电路以及限制电路,所述数字滤波器具有,级联连接的M级单位延迟元件,在输入n位数字输入信号后,对前述数字输入信号逐位顺次进行延迟,其中M为大于等于2的正整数,n为正整数;M个乘法电路,分别连接到前述各级的单位延迟元件的输出侧,对前述各级的单位延迟元件的输出信号分别乘以规定的滤波系数;以及级联连接的(M-1)级加法电路,与前述M个乘法电路的输出侧相连接,顺次相加前述各乘法电路的输出信号并输出滤波器输出信号,所述最大值·最小值检测电路,从前述M级单位延迟元件内的输出信号群中检测出最大值和最小值并输出最大值检测信号和最小值检测信号,所述限制电路,输入从前述第(M-1)级的加法电路输出的前述滤波器输出信号,基于前述最大值检测信号限制并输出前述滤波器输出信号的最大值,同时基于前述最小值检测信号限制并输出前述滤波器输出信号的最小值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于冲电气工业株式会社,未经冲电气工业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510059176.5/,转载请声明来源钻瓜专利网。