[发明专利]一种模拟电路数据阵列描述方法无效

专利信息
申请号: 200510063876.1 申请日: 2005-04-08
公开(公告)号: CN1845106A 公开(公告)日: 2006-10-11
发明(设计)人: 高雪莲 申请(专利权)人: 中国科学院半导体研究所
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 中科专利商标代理有限责任公司 代理人: 段成云
地址: 100083北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及模拟电路设计自动化技术领域,提出一种模拟电路数据阵列描述方法。1)经验总结出16个子电路,并用拓扑性质数据阵列,拓扑结构数据阵列和拓扑端口数据阵列分别描述每个子电路的器件性质、拓扑连接关系和子电路端口性质;2)描述模拟电路时,参照上述16个子电路,将模拟电路包含的器件划分成若干电路模块;3)该发明应用于运放电路拓扑自动生成设计时,参照16个子电路的拓扑端口数据阵列描述的子电路端口性质和拓扑性质数据阵列描述的子电路器件性质,通过对拓扑结构数据阵列的编辑,实现运放电路拓扑的自动生成。本发明能描述绝大多数模拟电路,适用范围广泛。
搜索关键词: 一种 模拟 电路 数据 阵列 描述 方法
【主权项】:
1.一种模拟电路的数据阵列电路描述方法,包括:用数据阵列描述模拟电路;该电路描述方法协同电路生成规则可以实现运放电路拓扑结构的自动生成,能便利的解决多端器件的连接问题,并能在不生成无效电路的前提下,确保整个设计过程闭合,最终生成出高质量运放电路拓扑结构,并且以网表形式输出设计的电路拓扑结构,其特征在于:(1)描述模拟电路的步骤如下:1).参照16个子电路,将模拟电路划分为电路模块,每个电路模块和某个子电路拓扑结构相同;2).电路模块套用对应子电路的拓扑性质数据阵列和拓扑结构数据阵列,生成自身拓扑性质数据阵列和拓扑结构数据阵列;(2)实现运放电路拓扑结构自动生成的步骤如下:1).拓扑形成控制器根据用户要求,选择运放电路设计方向;2).拓扑形成控制器利用拓扑形成规则和16个经典子电路,依次设计运放电路的输入级、中间级和输出级;3).每级运放的设计步骤是首先在可选范围内选择适当子电路,再连接每级电路的电流源/电流阱,并处理每级电路的输入/输出端口,然后根据子电路的端口性质数据阵列连接子电路端口,并将未连接的端口保存到对应待处理端口数据矩阵TXXX,等待后期处理;4).拓扑形成控制器处理电路生成过程中所有的悬空端口,使生成的电路闭合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510063876.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top