[发明专利]动态多重输入优先权多任务器及其选择信号的方法有效

专利信息
申请号: 200510066678.0 申请日: 2005-04-26
公开(公告)号: CN1674440A 公开(公告)日: 2005-09-28
发明(设计)人: 雷蒙·A·柏特拉姆 申请(专利权)人: 威盛电子股份有限公司
主分类号: H03K19/017 分类号: H03K19/017;H03K19/0185;H03K19/173
代理公司: 中原信达知识产权代理有限责任公司 代理人: 陈肖梅;文琦
地址: 台湾省*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种动态优先权多任务器,包含运算元件互补对及多重运算接脚。该运算元件互补对对应于用以定义运算周期的时脉信号,而运算接脚则以优先顺序配置方式串联耦接于顶端节点与底端节点之间。该运算元件互补对包含对该顶端节点预先充电的上拉运算元件,及在运算期间将底端节点拉至低位准状态的下拉运算元件。每一较高优先顺序的运算接脚用以接收一对应选择信号以及一对应资料信号,且具有对应传输元件。当触发选择信号时,会致能对应资料信号的运算执行以及由较低优先顺序的运算接脚禁能对应传输元件运算。该较低优先顺序的运算接脚包括用以接收最低优先顺序资料信号的资料下拉元件,该资料下拉元件耦接于较高顺序运算接脚的传输元件与该底端节点间。
搜索关键词: 动态 多重 输入 优先权 任务 及其 选择 信号 方法
【主权项】:
1.一种动态优先权多任务器,其特征在于,包含:一运算元件互补对,对应于一用以定义运算周期的时脉信号,该互补对包含一上拉运算元件用以在该运算期间中预充电一顶端节点以及一下拉运算元件用以在该运算期间中将一底端节点拉至低位准;复数个运算接脚,以优先顺序配置方式串联耦接于一顶端节点与一底端节点之间,每一较高优先顺序的运算接脚用以接收多个对应选择信号中相对应的某一者以及多个对应资料信号中相对应的某一者,且包含多个对应传输元件中相对应的某一者;其中当触发某一选择信号时,会由一较低优先顺序的运算接脚致能某一对应资料信号的运算执行以及禁能一对应传输元件运算执行;以及其中该较低优先顺序的运算接脚包括一用以接收最低优先顺序资料信号的资料下拉元件,其中该资料下拉元件耦接于一较高顺序运算接脚的传输元件与该底端节点之间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510066678.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top