[发明专利]熔丝电路有效
申请号: | 200510068001.0 | 申请日: | 2005-04-29 |
公开(公告)号: | CN1694174A | 公开(公告)日: | 2005-11-09 |
发明(设计)人: | 庄建祥 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G11C5/00 | 分类号: | G11C5/00;G11C11/34;G11C11/401;G11C11/4063;H01L23/58;H01L23/62 |
代理公司: | 北京林达刘知识产权代理事务所 | 代理人: | 刘新宇 |
地址: | 台湾省新竹科学*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种熔丝电路,提供可预期的总阻抗,用以多次循环地烧录,该熔丝电路包括:多个熔丝阶,以串联方式排列。每一熔丝阶包括,一第一及第二连接节点、一熔丝、一第一、第二电阻。熔丝耦接于第一及第二连接节点之间。第一电阻的第一端耦接第一节点。第二电阻的第一端耦接第二节点。第一及第二电阻的第二端分别耦接一第三及第四连接节点。第三及第四连接节点分别为下一个熔丝阶的第一及第二连接节点。 | ||
搜索关键词: | 电路 | ||
【主权项】:
1、一种熔丝电路,其特征在于提供可预期的总阻抗,用以多次循环地烧录,该熔丝电路包括:多个熔丝阶,以串联方式排列,每一熔丝阶包括:一第一及第二连接节点;一熔丝,耦接于该第一及第二连接节点之间;一第一电阻,其第一端耦接该第一节点;以及一第二电阻,其第一端耦接该第二节点;其中,该第一及第二电阻的第二端分别耦接一第三及第四连接节点,该第三及第四连接节点分别为下一个熔丝阶的第一及第二连接节点。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510068001.0/,转载请声明来源钻瓜专利网。