[发明专利]利用偶奇数定相时钟信号相位混合的时钟信号电路和方法无效
申请号: | 200510069773.6 | 申请日: | 2005-02-25 |
公开(公告)号: | CN1734943A | 公开(公告)日: | 2006-02-15 |
发明(设计)人: | 朴光一 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H03L7/00 | 分类号: | H03L7/00 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 王志森;黄小临 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种时钟信号生成电路,包括延迟锁定回路(DLL),其响应输入时钟信号和第一及第二反馈时钟信号,产生多个彼此之间相对时间位移的定相时钟信号。时钟信号生成电路进一步包括相位混合器,其接收多个定相时钟信号,对第一和第二组多个定相时钟信号进行相位混合从而产生相应的第一和第二反馈信号,并且对第一和第二反馈信号进行相位混合从而产生输出时钟信号。定相的多个时钟信号可以由基本相同的延迟所分离,第一组时钟信号可以包括相对于输入时钟信号延迟偶数个延迟的信号,第二组时钟信号可以包括相对于输入时钟信号延迟奇数个延迟的信号。每个基本相同的延迟可以大约为输入时钟信号的半个周期。 | ||
搜索关键词: | 利用 奇数 时钟 信号 相位 混合 电路 方法 | ||
【主权项】:
1、一种时钟信号生成电路,包括:延迟锁定回路(DLL),其响应输入时钟信号和第一及第二反馈时钟信号,产生多个彼此之间相对时间位移的定相时钟信号;及相位混合器,其接收多个定相时钟信号,对第一和第二组多个定相时钟信号进行相位混合从而产生相应的第一和第二反馈信号,和对第一和第二反馈信号进行相位混合从而产生输出时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510069773.6/,转载请声明来源钻瓜专利网。