[发明专利]用于编码数据的电路和方法以及数据记录器无效

专利信息
申请号: 200510070227.4 申请日: 2005-05-11
公开(公告)号: CN1707441A 公开(公告)日: 2005-12-14
发明(设计)人: 冈本实幸;夫马正人;富泽真一郎;野吕聪;妹尾秀满 申请(专利权)人: 三洋电机株式会社
主分类号: G06F11/10 分类号: G06F11/10;G11B20/18;H03M13/00
代理公司: 中科专利商标代理有限责任公司 代理人: 陈瑞丰
地址: 日本国*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 提出了一种数据编码电路。在将数据写入存储器之前,由EDC算法操作电路和加扰算法操作电路对来自主机的数据进行处理,并写入存储器。接着,在PO算法操作电路处执行PO方向的纠错编码,并将获得的PO码添加到要写入存储器的相应数据。之后,按照PI方向、从存储器向PI算法操作电路逐行读取数据。将PI码添加到数据,并将数据顺序输出到调制电路。因此,能够忽略当从主机将数据写入存储器时的存储器访问、当从存储器向EDC算法操作电路读取数据时的存储器访问、当从存储器向调制电路读取数据时的存储器访问和当PI算法操作电路将纠错码写入存储器时的存储器访问。结果,能够极大地降低存储器的操作时钟频率。
搜索关键词: 用于 编码 数据 电路 方法 以及 记录器
【主权项】:
1、一种数据编码电路,包括:EDC算法操作单元,用于将检错码添加到数据;加扰算法操作单元,用于对已经通过EDC算法操作单元向其添加了检错码的数据进行加扰;PI算法操作单元,用于将PI方向的纠错码添加到由加扰算法操作单元进行加扰的数据;PO算法操作单元,用于将PO方向的纠错码添加到由加扰算法操作单元进行加扰的数据;以及存储器,用于按照操作时钟写/读数据,其中,在将数据写入存储器之前,将来自主机的数据输入到EDC算法操作单元和加扰算法操作单元,以进行处理,将处理后的数据写入存储器,PI算法操作单元和PO算法操作单元之一首先按照不同于数据读取方向的方向对数据执行处理,以便将数据从存储器输出到随后级的处理电路,以将纠错码写入存储器,PI算法操作单元和PO算法操作单元中的另一个接着对数据执行处理,同时按照数据读取方向从存储器中读取数据,以向其添加纠错码,之后,将数据顺序输出到随后级的处理电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三洋电机株式会社,未经三洋电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510070227.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top