[发明专利]一种静态数据存储的纠错编码装置有效

专利信息
申请号: 200510083858.X 申请日: 2005-07-12
公开(公告)号: CN1896959A 公开(公告)日: 2007-01-17
发明(设计)人: 薛长斌;汪大星;安军社;陈晓敏;孙辉先;李昌宏 申请(专利权)人: 中国科学院空间科学与应用研究中心
主分类号: G06F11/00 分类号: G06F11/00;G11C11/413;G11C7/00
代理公司: 北京泛华伟业知识产权代理有限公司 代理人: 高存秀
地址: 100084北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种静态数据存储的纠错编码装置,该装置应用于计算机上,包括16位并行误码检测和纠错电路1、数据总线隔离单元3,还包括时序控制电路2,16位并行误码检测和纠错电路1根据16位数据字生成6位校验码;时序控制电路2生成用于自动纠错编码的控制时序;数据总线隔离单元3实现存储器的数据总线与处理器数据总线的相互隔离;时序控制电路2与16位并行误码检测和纠错电路1、数据总线隔离单元3之间分别连接信号线,通过信号线,时序控制电路2向两者发送控制信号;数据总线隔离单元3和16位并行误码检测和纠错电路1通过数据总线相连。本发明解决了单粒子翻转造成的存储数据错误的问题,实现了对存储数据错误的实时纠正。
搜索关键词: 一种 静态 数据 存储 纠错 编码 装置
【主权项】:
1、一种静态数据存储的纠错编码装置,该装置应用于计算机上,包括16位并行误码检测和纠错电路(1)、数据总线隔离单元(3),其特征在于,还包括时序控制电路(2),16位并行误码检测和纠错电路(1)根据16位数据字生成6位校验码;时序控制电路(2)生成用于自动纠错编码的控制时序;数据总线隔离单元(3)实现存储器的数据总线与处理器数据总线的相互隔离;时序控制电路(2)与16位并行误码检测和纠错电路(1)、数据总线隔离单元(3)之间分别连接信号线,通过信号线,时序控制电路(2)向两者发送控制信号;数据总线隔离单元(3)和16位并行误码检测和纠错电路(1)通过数据总线相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院空间科学与应用研究中心,未经中国科学院空间科学与应用研究中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510083858.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top