[发明专利]用于产生锁定到输入帧速率的像素时钟的装置无效

专利信息
申请号: 200510085441.7 申请日: 2005-07-18
公开(公告)号: CN1901615A 公开(公告)日: 2007-01-24
发明(设计)人: 詹姆斯·Y·路易;孟·Y·许 申请(专利权)人: 易视达科技股份有限公司
主分类号: H04N5/12 分类号: H04N5/12
代理公司: 北京律盟知识产权代理有限责任公司 代理人: 王允方
地址: 中国*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种用于产生一被锁定到一视频信号的输入帧速率的像素时钟的装置,其包括一锁相环、一∑-Δ调制器(sigma-delta modulator)和一帧速率/像素比率产生器。所述帧速率/像素比率产生器经耦接以产生一参考时钟信号、一帧速率信号和一像素分辨率信号。使用这些输入信号,所述帧速率/像素比率产生器产生一表示显示像素时钟与参考时钟的比率的信号。将所述帧速率/像素比率产生器的输出耦接到所述∑-Δ调制器和所述锁相环,并对所述∑-Δ调制器和所述锁相环进行控制。相应地,所述锁相环产生并输出一稳定的并被锁定到所述帧速率的时钟信号。
搜索关键词: 用于 产生 锁定 输入 速率 像素 时钟 装置
【主权项】:
1.一种用于产生一被锁定到一视频信号的输入帧速率的像素时钟信号的装置,所述装置包含:一具有一第一输入、一第二输入和一输出的比率产生器,所述比率产生器用于产生一表示一显示像素时钟与一参考时钟的比率的比率信号,所述第一输入经耦接以接收一参考时钟信号,所述比率产生器的所述第二输入经耦接以接收一像素分辨率信号;一具有一第一输入、一第二输入和用于产生所述像素时钟信号的输出的锁相环,所述锁相环的所述第一输入经耦接以接收所述参考时钟信号;和一具有一第一输入、一第二输入和一输出的调制器,所述调制器的所述第一输入耦接到所述比率产生器的所述输出,所述调制器的所述第二输入耦接到锁相环,且所述调制器的所述输出耦接到所述锁相环的所述第二输入。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于易视达科技股份有限公司,未经易视达科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510085441.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top