[发明专利]高性能低功耗主从型D触发器无效
申请号: | 200510086548.3 | 申请日: | 2005-09-30 |
公开(公告)号: | CN1744437A | 公开(公告)日: | 2006-03-08 |
发明(设计)人: | 杨华中;高红莉;乔飞;汪蕙 | 申请(专利权)人: | 清华大学 |
主分类号: | H03K3/012 | 分类号: | H03K3/012;H03K3/037;H03K3/356 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100084北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于D触发器设计技术领域,其特征在于,该触发器包括:对时钟信号进行反相的反相器;触发驱动电路,它设有一个与该反相器输出端相连的时钟信号输入端以及触发信号输入端;从动型触发电路,它的触发驱动信号输入端与该触发驱动电路的输出端相连,它的时钟信号输入端与该反相器的输入端相连;在时钟信号上升沿到来时,从动型触发电路就发生翻转,使正确的信号输出。该D触发器具有功耗低、延时小、结构简单的优点。 | ||
搜索关键词: | 性能 功耗 主从 触发器 | ||
【主权项】:
1.功耗低、延时小的主从型D触发器,其特征在于,该D触发器含有:反相器XCK,用于对时钟信号CLK进行反相,该反相器XCK的输入端接所述时钟信号CLK;触发驱动电路,包括:NMOS管(MN5)衬底接地;NMOS管(MN6)衬底接地,而漏极和所述(MN5)管的漏极相连;第1反相器(X1),输入端接所述(MN5)管的栅极后构成该D触发器的输入端D,而该反相器(X1)的输出端接所述(MN6)管的栅极;NMOS管(MN1),该管的衬底、漏极都接地,而源极接所述(MN6)管的漏极,该(MN1)管的栅极接所述反相器XCK的输出端;反向并联的两个反相器:第2反相器(X2)和第3反相器(X3),该反相器(X2)的输出端接所述(MN6)管的源极,而该反相器(X2)的输入端接所述(MN5)管的源极;从动式触发电路,包括:NMOS管(MN7),该管的衬底接地,而栅极接所述第2反相器(X2)的输出端,标记为(SALATCH_P)端;NMOS管(MN8),该管的衬底接地,而栅极接所述第2反相器(X2)的输入端,标记为(SALATCH_N)端;NMOS管(MN2),该管的衬底、漏极都接地,栅极同时和所述时钟信号CLK以及反相器XCK的输入端接在一起,而源极同时接所述(MN7)、(MN8)两管的漏极;反向并联的两个反相器:第4反相器(X4)和第5反相器(X5),该反相器(X5)的输出端和所述(MN8)管的源极相连,标记为(QNI)端,该反相器(X5)的输入端和所述(MN7)管的源极相连,标记为(QI)端;输出反相器(X6),该反相器(X6)的输入端接所述(QI)端,而输出端输出该D触发器的输出信号Q;输出反相器(X7),该反相器(X7)的输入端接所述(QNI)端,而输出端输出该D触发器的另一个输出信号QN。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510086548.3/,转载请声明来源钻瓜专利网。
- 上一篇:自动保护切换系统及其方法
- 下一篇:一种治疗慢性肾衰的中药灌肠液